4.价格 可以用总价格或每位价格c来表示。具有SM 位的存贮器每位价格c=0/SM。其中包括了存贮 器本身的价格和为该存贮器操作所必须的外围 电路的价格。 5结论 由于存贮器的价格、速度和容量的要求是矛盾 的,为了同时满足三方面的要求,在一个完整 的存贮体系中,必须采用不同工艺的存贮器, 使得信息以各种方式分布于不同的存贮体
4.价格 可以用总价格C或每位价格c来表示。具有SM 位的存贮器每位价格c=C/SM。其中包括了存贮 器本身的价格和为该存贮器操作所必须的外围 电路的价格。 5.结论 由于存贮器的价格、速度和容量的要求是矛盾 的,为了同时满足三方面的要求,在一个完整 的存贮体系中,必须采用不同工艺的存贮器, 使得信息以各种方式分布于不同的存贮体
比如: 主存当前活跃的信息,快,少 辅存暂时不用的信息,慢,多 虚存sWap 从速度来说,主存远远跟不上CPU的要求,为 了弥补这一差距,特引入并行和重叠技术,构 成并行主存系统,但这种并行主存的方法提高 频宽是有限的,因此还需从系统结构入手,发 展存贮体系
比如: 主存 当前活跃的信息,快,少 辅存 暂时不用的信息,慢,多 虚存 swap 从速度来说,主存远远跟不上CPU的要求,为 了弥补这一差距,特引入并行和重叠技术,构 成并行主存系统,但这种并行主存的方法提高 频宽是有限的,因此还需从系统结构入手,发 展存贮体系
41.2并行主存系统频宽的分析 1.类型 读出寄存器 1)单体单字 W位 存贮器字长W与cPU字长W 相同,一次访问一个存贮器 字,主存最大频宽BMW/TM 地址寄存器 单体单字存贮器
4.1.2并行主存系统频宽的分析 1.类型 1)单体单字 存贮器字长W与CPU字长W 相同,一次访问一个存贮器 字,主存最大频宽BM =W/TM W位 读出寄存器 地址寄存器 单体单字存贮器 l
2)单体多字 存贮器字长等于m个 cPU字BM=mW/TM 单字长寄存器 啦位鞠位 地址寄存器 单体多字(m=4)存贮器
2)单体多字 存贮器字长等于m个 CPU字,BM =mW/TM W位 W位 W位 W位 地址寄存器 单体多字(m=4)存贮器 W位 单字长寄存器
3)多体单字交叉 CPU I OP 总线控制 地址寄存器0地址寄存器1地址寄存器2地址寄存器3 主控(主存控制部件 多体(m=4)交叉存贮器
3)多体单字交叉 总线控制 地址寄存器0 地址寄存器1 地址寄存器2 地址寄存器3 M0 M1 M2 M3 主控(主存控制部件) CPU IOP …… …… …… …… 多体(m=4)交叉存贮器