附表2C55x片内外设配置 外设或存储器 5501 5502 5503 5506 5507 5509 5510 模数转换器(ADC) 2/4 2/4 带DPLL的时钟产生器 D&A D&A APLL APLL DPLL DPLL DPLL PLL PLL 存储器直接访问控制器(DMA) 1 1 1 1 1 1 1 外部存储器接口(EMF) 1 1 1 1 1 1 1 主机接口(HPI) 1 1 1 1 1 1 指令高速缓存I-Cache) 16KB 16KB 24KB 内部集成电路(C)模块 个 1 1 1 1 1 多通道缓冲串行接口(MIcBSP) 2 3 3 3 3 3 3 多媒体卡SD卡控制器 2 电源管理节电(DLE)配置 1 1 1 1 1 1 1 实时时钟(RTC) 1 1 1 1 通用定时器 2 2 2 2 2 2 2 看门狗定时器 1 1 1 1 1 1 通用异步接收器/转换器(UARTb) 1 通用串行总线(USB)模块 1 1 1 13
附表2 C55x片内外设配置 外设或存储器 5501 5502 5503 5506 5507 5509 5510 模数转换器(ADC) 2/4 2/4 带 DPLL 的时钟产生器 APLL APLL DPLL D&A PLL D&A PLL DPLL DPLL 存储器直接访问控制器(DMA) 1 1 1 1 1 1 1 外部存储器接口(EMIF) 1 1 1 1 1 1 1 主机接口(HPI) 1 1 1 1 1 1 指令高速缓存(I-Cache) 16KB 16KB 24KB 内部集成电路(I 2 C)模块 1 1 1 1 1 1 多通道缓冲串行接口(McBSP) 2 3 3 3 3 3 3 多媒体卡/SD 卡控制器 2 电源管理/节电(IDLE)配置 1 1 1 1 1 1 1 实时时钟(RTC) 1 1 1 1 通用定时器 2 2 2 2 2 2 2 看门狗定时器 1 1 1 1 1 1 通用异步接收器/转换器(UARTb) 1 1 通用串行总线(USB)模块 1 1 1 13
第2章TMS320C55x的硬件结构 ■2.1TMS320C55x的总体结构 ■2.2封装和引脚功能 ■2.3CPU结构 ■2.4CPU寄存器 ■2.5存储空间和I/0空间 ■2.6堆栈操作 ■2.7中断和复位操作 14
第2章 TMS320C55x的硬件结构 ◼ 2.1 TMS320C55x的总体结构 ◼ 2.2 封装和引脚功能 ◼ 2.3 CPU结构 ◼ 2.4 CPU寄存器 ◼ 2.5 存储空间和I/O空间 ◼ 2.6 堆栈操作 ◼ 2.7 中断和复位操作 14
2.2C55x的封装和引脚功能 不同C55x芯片通常有不同封装; ■为满足不同用途需求,C55x同一个芯片也往往有 多种封装; 本节以TMS320VC5509APGE封装为例讲述引 脚配置及功能; 只给出VC5509APGE引脚的定义和简要描述,详 细描述请参考文献: SPRS205J,TMS320VC5509A Fixed-Point Digital Signal Processor Data Manual. 15
2.2 C55x的封装和引脚功能 ◼ 不同C55x芯片通常有不同封装; ◼ 为满足不同用途需求,C55x同一个芯片也往往有 多种封装; ◼ 本节以TMS320VC5509A PGE 封装为例讲述引 脚配置及功能; ◼ 只给出VC5509A PGE引脚的定义和简要描述,详 细描述请参考文献: ◼ SPRS205J, TMS320VC5509A Fixed-Point Digital Signal Processor Data Manual. 15
TMS320 TMS320/C5509A VC5509AZHH 4A-02AEVFW G NSTRUMENTS A 108 73 109 72 PGE:Plastic LQFP A 144三 J> 1234567891011121314 (a)179脚BGA封装(底视图) (b)144脚PGE封装(顶视图) 图2-2TMS320VC5509A的封装 (Ball Grid Array Package) 16
图2-2 TMS320VC5509A的封装 (a) 179脚BGA封装(底视图) (b) 144脚PGE封装(顶视图) PGE: Plastic LQFP 16 (Ball Grid Array Package)
2.2.1引脚属性 表2-1VC5509APGE信号引脚对应图(1) 引脚号 名称 引脚号 名称 引脚号 名称 引脚号 名称 1 Vss 37 Vss 73 Vss 109 RDVDD 2 PU 38 A13 74 D12 110 RCVDD 3 DP 39 A12 75 D13 111 RTCINX2 4 DN 40 A11 76 D14 112 RTCINXI 5 USBVDD 41 CVpD 77 D15 113 Vss 6 GPIO7 42 A10 78 CVpD 114 Vss 7 Vss 43 A9 79 EMUO 115 Vss 8 DVDD 44 A8 80 EMU1/OFF 116 S23 9 GPIO2 45 Vss 81 TDO 117 S25 10 GPIO1 46 A7 82 TDI 118 CVpD 11 Vss 47 A6 83 CVpD 119 S24 12 GPIOO 48 A5 84 TRST 120 S21 13 X2/CLKIN 49 DVpD 85 TCK 121 S22 14 XI 50 A4 86 TMS 122 Vss 15 CLKOUT 51 A3 87 CVDD 123 S20 16 Co 52 A2 88 DVpD 124 S13 17 CI 53 CVpD 89 SDA 125 S15 18 CVpD 54 Al 90 SCL 126 DVpD 19 C2 55 A0 91 RESET 127 S14 20 C3 56 DVDD 92 USBPLLVss 128 S11 17
2.2.1 引脚属性 引脚号 名称 引脚号 名称 引脚号 名称 引脚号 名称 1 VSS 37 VSS 73 VSS 109 RDVDD 2 PU 38 A13 74 D12 110 RCVDD 3 DP 39 A12 75 D13 111 RTCINX2 4 DN 40 A11 76 D14 112 RTCINX1 5 USBVDD 41 CVDD 77 D15 113 VSS 6 GPIO7 42 A10 78 CVDD 114 VSS 7 VSS 43 A9 79 EMU0 115 VSS 8 DVDD 44 A8 80 EMU1/OFF 116 S23 9 GPIO2 45 VSS 81 TDO 117 S25 10 GPIO1 46 A7 82 TDI 118 CVDD 表2-1 VC5509A PGE信号引脚对应图(1) 11 VSS 47 A6 83 CVDD 119 S24 12 GPIO0 48 A5 84 TRST 120 S21 13 X2/CLKIN 49 DVDD 85 TCK 121 S22 14 X1 50 A4 86 TMS 122 VSS 15 CLKOUT 51 A3 87 CVDD 123 S20 16 C0 52 A2 88 DVDD 124 S13 17 C1 53 CVDD 89 SDA 125 S15 18 CVDD 54 A1 90 SCL 126 DVDD 19 C2 55 A0 91 RESET 127 S14 20 C3 56 DVDD 92 USBPLLVSS 128 S11 17