4.1.2现场可编程门阵列FPGA查找表(Look-UpTable,LUT)AAoA2A30/10/10/10/0/10/1A30/116×1A20/1RAMAi0/1(LUT)Ao0/10/10/10/10/10/10/1电子系统设计
电子系统设计 查找表(Look-Up Table,LUT) 4.1.2 现场可编程门阵列FPGA
4.1.2现场可编程门阵列FPGACycloneIVE系列FPGA在正常模式下的LE逻辑图同步置数。同步清零触发器链输入可编程触发器&行、列和D0数据1直接连接数据2布线时钟查找表数据3ENA行、列和(LUT)时钟使能CLRN进位输入直接连接异步清零布线数据4触发器旁路+局部布线触发器链输出触发器反馈电子系统设计
电子系统设计 Cyclone IV E系列FPGA在正常模式下的LE逻辑图 4.1.2 现场可编程门阵列FPGA
4.1.2现场可编程门阵列FPGAVCCIOOE使能ENA可编程outclk本上拉电阻KI/O引脚DOOutputENA使能漏极开路控制Input使能ENAFPGA的内部资源-IOEinclk电子系统设计
电子系统设计 FPGA的内部资源-IOE 4.1.2 现场可编程门阵列FPGA
4.1.2现场可编程门阵列FPGA2.嵌入式存储器M9K存储器块可以构成单口RAM、简单双口RAM、真正双口RAM、ROM和FIFO。单口RAM只有一个读写口,同时只能做读或写操作。简单双口RAM有两个端口,但是其中一个端口只能读,另一个端口只能写。真正双口RAM的两个端口都能读写,没有任何限制。FIFO是一种先入先出的存储器,即最先写入的数据,最先读。ROM就是存储单元赋了初始值的单口RAM电子系统设计
电子系统设计 2.嵌入式存储器 M9K存储器块可以构成单口RAM、简单双口RAM、真正双口 RAM、ROM 和FIFO。 单口RAM只有一个读写口,同时只能做读或写操作。 简单双口RAM有两个端口,但是其中一个端口只能读,另一个端 口只能写。 真正双口RAM的两个端口都能读写,没有任何限制 。 FIFO是一种先入先出的存储器,即最先写入的数据,最先读。 4.1.2 现场可编程门阵列FPGA ROM就是存储单元赋了初始值的单口RAM
4.1.2现场可编程门阵列FPGA2.嵌入式存储器特性M9K块配置(深度×宽度):8192×14096×22048X41024X81024×9512 ×16512 X 18256 X 32256X36电子系统设计
电子系统设计 2.嵌入式存储器 特性M9K块配置(深度×宽度): 4.1.2 现场可编程门阵列FPGA 8192×1 4096×2 2048×4 1024×8 1024×9 512×16 512×18 256×32 256×36