电工电子技术第章纽合逻辑电路 2.“或”门电 (1)“或”逻辑关系 当某事件发生的全部条件中至少有一个条件满足时,事件必然 发生,当全部条件都不满足时,事件决不会发生,这种因果关系叫 做“或”逻辑,也称为逻辑加。 3V UA UB 0V0V0V|截止截止 0V3V3V截止导通 3V0V3V导通截止 3V3V3V|导通导通 F=A+B感逻辑功能:有出1,全0出0 第2页 下页 )(返回)
2. “或”门电路 当某事件发生的全部条件中至少有一个条件满足时,事件必然 发生,当全部条件都不满足时,事件决不会发生,这种因果关系叫 做“或”逻辑,也称为逻辑加。 (1) “或”逻辑关系 uA uB uF D1 D2 0V 0V 0V 3V 3V 0V 3V 3V 0V 3V 3V 3V 截止 截止 截止 导通 导通 截止 导通 导通 F=A+B 或逻辑功能:有1出1,全0出0。 D1 3V 0V D2 A B F R 第2页
电工电子技术第章纽合逻辑电路 (2)实现或逻辑关系的电路称为或门。 “或”门真值表 “或”门电路图符号 A B F ≥1 00 F B 01 个“或”门的输入 端也是至少两个,输出端 只有一个。 第2页 O包
(2)实现或逻辑关系的电路称为或门。 A B F ≥1 A B F 0 0 0 1 1 0 1 1 0 1 1 1 “或” 门真值表 “或”门电路图符号 一个“或”门的输入 端也是至少两个,输出端 只有一个。 第2页
电工电子技术第章纽合逻辑电路 “或”逻辑(逻辑加)的运算规则 0+0=00+1=11+0=11+1=1 或门的输入端也可以有多个。下图为一个三输入或 门电路的输入信号A、B、C和输出信号F的波形图。 B C 全0出0 有1出1 全0出0 第2页 O包
“或”逻辑(逻辑加)的运算规则 0 + 0 = 0 0 +1=1 1+ 0 =1 1+1=1 或门的输入端也可以有多个。下图为一个三输入或 门电路的输入信号A、B、C和输出信号F的波形图。 A B C F 全0出0 全0出0 有1出1 第2页
电工电子技术第章纽合逻辑电路 3.“非"门电路 (1)“非”逻辑关系 当某事件相关的条件不满足时,事件必然发生;当条件满足时, 事件决不会发生,这种因果关系叫做“非”逻辑 +Ucc 输入A为高电平1(3V R C 时,三极管饱和导通, F 输出P为低电平0 R B 4 1P9(0V:输入4为低电 R 平20(0V)时,三极管 B2 截止,输出F为高电 UBB 平1(3V)。 原理电路图逻辑图符号 F=A逻辑功能:给1出0,给0出1 第2页 返回
3. “非”门电路 当某事件相关的条件不满足时,事件必然发生;当条件满足时, 事件决不会发生,这种因果关系叫做“非”逻辑。 (1) “非”逻辑关系 F=A 非逻辑功能:给1出0,给0出1。 A +UCC F 原理电路图 1 逻辑图符号 A F RC RB1 RB2 -UBB T 输入A为高电平1(3V) 时,三极管饱和导通, 输出F为低电平0 (0V);输入A为低电 平0(0V)时,三极管 截止,输出F为高电 平1(3V)。 第2页
电工电子技术第章纽合逻辑电路 逻辑非(逕辑反)的运算规贝 0=11=0 非”门真值表 F 个“非”门的输入 端只有1个,输出端只有 个 0 第2页 O包
A F 0 1 1 0 逻辑非(逻辑反)的运算规则 0 =1 1 = 0 “非” 门真值表 一个“非”门的输入 端只有1个,输出端只有一 个。 第2页