第三章CPU系統 运算部件 寄存器 寄存器 控制部件 运算器控制器
第三章 CPU子系统 运 算 部 件 寄 存 器 寄 存 器 控 制 部 件 运算器 控制器
本章主要讨论: 运算器 GP组成{控制器 数据通路结构 与外部的连接 GPU工作原理 指令的执行过程
本章主要讨论: 运算器 控制器 数据通路结构 与外部的连接 指令的执行过程 CPU组成 CPU工作原理
第一节运算器组织 寄存器组/立结构 小型存储(单囗 器结构双口 独立R、双口RAM用多路选择器作为AU的 输入逻辑, 单口RAM用锁存器作为ALU的输入逻辑
第一节 运算器组织 独立结构 小型存储 器结构 单口 双口 寄存器组 独立R、双口RAM用多路选择器作为ALU的 输入逻辑, 单口RAM用锁存器作为ALU的输入逻辑
311带多路选择器的运算器 内部总线(单向) 移位器 RO ■■■■■■■ R ALU 特点: 多路选择器多路选择器 R各自独立; ■■■■■■ ■■■■■■■ R0,…RR0…R可同时向ALU提供两个操作数; 采用单向内总线
3.1.1 带多路选择器的运算器 移位器 ALU 多路选择器 多路选择器 R0 Rn R0. . . Rn R0. . . Rn 内部总线(单向) 特点: R各自独立; 可同时向ALU提供两个操作数; 采用单向内总线
312带输入锁存器的运算器 特点: 移位器 单口RAM不能同时向ALU提 供两个操作数 ALU 用锁存器暂存操作数 锁存器 锁存器 采用双向内总线。 内部总线(双向) RO 通用寄存器组(小型存储器) Rn
3.1.2 带输入锁存器的运算器 特点: 单口RAM不能同时向ALU提 供两个操作数; 用锁存器暂存操作数; 采用双向内总线。 移位器 ALU 锁存器 锁存器 内部总线(双向) R0 Rn 通用寄存器组(小型存储器)