2集成电路编码器8线-3线优先编码器 优先编码器CD4532的示意框图、引脚图 EO GS 5 图EO 团GS 3 CD4532 1 E图 22l I Y1 7 EI GND区 9Yo 逻辑图 引脚图
优先编码器CD4532的示意框图、引脚图 2 集成电路编码器 CD4532 I0 I1 I2 I3 I4 I5 I6 I7 Y0 Y1 EI Y2 EO GS 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 I 4 16 I 5 I 6 I 7 EI Y2 Y1 GND VCC EO GS I 3 I 2 I 1 I 0 Y0 :8线—3线优先编码器 逻辑图 引脚图
CD4532电路图
I 2 1111111 1111 ≥1≥1≥1≥1≥1≥1≥1 & & 1 & 1 & & 1 ≥1≥1 & 1 GS 1 E 1 1 O & I 1 I 7 I 6 I 5 I 4I 3I 0 EI Y 2 Y 1 Y 0 CD4532电路图
优先编码器CD4532功能表 输入 输出 ,, ETG65143210Y2YYoGS EO XX「×「x「×「×「×|L LHH LHU ××|××××HHH HLH××「×「×「×「×|HⅡL HH L HLLH×××X「× HLHHL H「L「L「LH「×「×「「 XHLLH|L H L H × L HHH H「 LLLLLH×× L HLHL HLL H×LLHH HILL LLHL LH 为什么要设计GS、EO输出信号?思考:若需要8线以上输入如何扩展? 《)
优先编码器CD4532功能表 输 入 输 出 EI I7 I6 I5 I4 I3 I2 I1 I0 Y2 Y1 Y0 GS EO L × × × × × × × × L L L L L H L L L L L L L L L L L L H H H × × × × × × × H H H H L H L H × × × × × × H H L H L H L L H × × × × × H L H H L H L L L H × × × × H L L H L H L L L L H × × × L H H H L H L L L L L H × × L H L H L H L L L L L L H × L L H H L H L L L L L L L H L L L H L 为什么要设计GS、EO输出信号? 思考:若需要8线以上输入如何扩展?
用二片CD4532构成16线-4线优先编码器,其逻辑图如下 图所示,试分析其工作原理。 无编码输出 A11d13124Hd1A8 A7A6454443424l4 El 1716I5 14 I3blloEO2 El 17 16 I5 14 13 12 I1 lo EOr 0 EI CD4532( EO EⅠCD4532(EO GS 0 GS Y2Y1Y0 GS2 GS ≥1G3 ≥ 2 ≥G1 00 0 Gs L3 L, Li 0
用二片CD4532构成16线-4线优先编码器,其逻辑图如下 图所示,试分析其工作原理。 。 CD4532(I I) I7 I6 I5 I4 I3 I2 I1 I0 Y2 Y1 Y0 EI EO GS CD4532( I) I7 I6 I5 I4 I3 I2 I1 I0 Y2 Y1 Y0 EI EO GS EI2 EO2 EI1 EO1 A15A14A13A12A11A10A9A8 A7A6A5A4A3A2A1A0 L1 L0 GS2 GS L2 GS1 G3 G2 G1 G0 L3 ≥ 1 ≥1 ≥ 1 ≥ 1 0 0 0 0 0 0 0 无编码输出 0
那块芯片的优先级高? 若无有效电平输入 若有效电平输入 A5A14A13412A1y410A9A8 A74645A4A3A2A1A0 71615 312110 413121110 E Y,311HCD4532()O EO2 EI EI CD4532(II) EO GS GS ( 3 ≥1G2 当1G1|21 A 3 2 11
。 CD4532(II) I 0 I 7 I 6 I 5 I 4 I 3 I 2 I 1 Y2 Y1 Y0 EI EO GS CD4532(I) I 7 I 6 I 5 I 4 I 3 I 2 I 1 I 0 Y2 Y1 Y0 EI EO GS EI 2 EO2 EI 1 EO1 A15A14 A13A12 A11A10A9 A8 A7 A6 A5 A4 A3 A2 A1 A0 L1 L0 GS2 GS L2 GS1 G3 G2 G1 G0 L3 ≥1 ≥1 ≥1 ≥1 1 1 0 0 0 0 0 若无有效电平输入 0 1 1 1 那块芯片的优先级高? 1 若有效电平输入