421S-R锁存器 Q R R Q R f.逻辑符号 R on+I a.电路图 R Q01 S0011 0 1c简化的次 001 d 态真值表 数辑电路 S0000111 010011dd SR0001 1010 00 d 1 1[t0a1卡诺图 e.次态方程Q+1=S+R·Q b次态真值表 约束条件SR=0
4.2.1 S-R 锁存器 S R Q Qn+1 0 0 0 0 0 0 1 1 0 1 0 0 0 1 1 0 1 0 0 1 1 0 1 1 1 1 0 d 1 1 1 d S R Qn+1 0 0 Q 0 1 0 1 0 1 1 1 d 00 01 11 10 0 0 0 d 1 1 1 0 d 1 ≥1 ≥1 R S Q /Q a. 电路图 c. 简化的次 态真值表 SR Q d. 卡诺图 S R Q Q S R 1 1 f. 逻辑符号 b. 次态真值表 e. 次态方程 Qn+1 = S + R • Q 约束条件 S • R = 0
根据组合电路的分析方法 S R Q /Q 可得到功能表如右表。 00保持不变 01 10 10 g功能表11 由功能表得到的典型操作时序图如下图所示。 S_几 辑电路 RQQ h.正常输入 ⅰ.S和R同时有效
根据组合电路的分析方法 可得到功能表如右表。 g. 功能表 S R Q /Q 0 0 保持不变 0 1 0 1 1 0 1 0 1 1 0 0 由功能表得到的典型操作时序图如下图所示。 S R Q /Q h. 正常输入 i. S 和 R 同时有效
SR锁存器(S- Klatch的逻辑符号如下图所示。 s Q s Q R O RQp—RQ R O R 1 -R O )旧的逻辑符号(b)改进的逻辑符号()不正确的逻符 辑电路 说明:图(b)的表示方法较好; 图a的表示方法不太好,但可以使用; 图(c)的表示方法完全错了,因为它的低有效输出 端出现了两次非,因而导致含义错
S-R 锁存器(S-R Latche)的逻辑符号如下图所示。 S Q R Q S 1 R 0 S 1 R 1 S Q R Q S 1 R 0 S Q R Q (a)旧的逻辑符号 (b)改进的逻辑符号 (c)不正确的逻辑符号 说明:图(b)的表示方法较好; 图(a)的表示方法不太好,但可以使用; 图(c)的表示方法完全错了,因为它的低有效输出 端出现了两次非,因而导致含义错
4.22S-R锁存器( S-R Latch) /S Q /S-/R锁存器是由与非门构成的具 有低有效置位及复位输入端的电路 /R /Q S一/R锁存器与S一R锁存器的主要区别是: (1)S及/R都是低有效,因此当/S=/R=1时,电 毀_」路输出保持不变。 (2)当/S及/R同时有效时,前者的输出Q及/Q都 十变为1;而后者是当S及R同时有效时,输出Q及Q 惠都变为0。这两种情况的输出都不满足Q与/Q的互补关 路系
/S-/R锁存器与S-R锁存器的主要区别是: ⑴ /S 及 /R 都是低有效,因此当/S=/R= 1 时,电 路输出保持不变。 ⑵ 当 /S 及 /R 同时有效时,前者的输出Q 及 /Q 都 变为 1;而后者是当S 及 R 同时有效时,输出Q 及 /Q 都变为 0。这两种情况的输出都不满足Q 与 /Q的互补关 系 4.2.2 /S- /R 锁存器(/S-/R Latche) & & /S /R Q /Q /S- /R 锁存器是由与非门构成的具 有低有效置位及复位输入端的电路
422S-/R锁存器 s Q /S-& r Q r Q Q g.逻辑符号 C简化的次态真值表d功能表 /R- /Q /S /R On+ SRI Q/Q 电路图 00 /S /R QQ+ 0110 00 1001 11保持不变 数辑电路 00001111 00110011 01010101 dd110001 IS/R 0O 011110 1「d1|10c卡诺图 f次态方程Q叶1=S+RQ b次态真值表 约束条件 R=0
4.2.2 /S - /R 锁存器 /S /R Q Qn+1 0 0 0 d 0 0 1 d 0 1 0 1 0 1 1 1 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 /S /R Qn+1 0 0 d 0 1 1 1 0 0 1 1 Q & & /S /R Q /Q a. 电路图 00 01 11 10 0 d 1 0 0 1 d 1 1 0 /S/R Q e. 卡诺图 b. 次态真值表 f. 次态方程 Qn+1 = S + RQ 约束条件 S • R = 0 c. 简化的次态真值表 /S /R Q Q S R Q Q g. 逻辑符号 d. 功能表 S R Q /Q 0 0 1 1 0 1 1 0 1 0 0 1 1 1 保持不变