第4章组合逻辑电路 AB AB CD00011110C0011110 00 □山a 10 E AB ABCD 码制 00011110 AB C 00 011110 变换 电路 00 0011 01 图4-7例4-4框图及K图 (b)
第4章 组合逻辑电路 图 4 – 7 例4 - 4框图及K图 码 制 变 换 电 路 A B D C E3 E2 E1 E0 (a) AB CD 00 01 11 10 00 01 × 1 1 × 1 11 10 1 × 1 × × × E3 AB CD 00 01 11 10 00 01 1 × 1 × 1 11 1 10 × 1 × × × E2 1 AB CD 00 01 11 10 00 01 1 × 1 × 11 1 10 1 × × × × E1 1 AB CD 00 01 11 10 00 01 1 × 1 × 11 10 × 1 1 × × × E0 (b)
第4章组合逻辑电路 ③画逻辑电路。 该电路采用了三种门电路,速度较快,逻辑图如图4-8所示 表4-5例4-4真值表 32B1E0 00 000000001 B0000 00110 D010101010 01 00 001 0000 001100 00 ××× ××× ××× ××× ××× 11 ×××
第4章 组合逻辑电路 ③ 画逻辑电路。 该电路采用了三种门电路,速度较快,逻辑图如图4-8所示。 表 4 – 5 例4-4真值表 A B C D E3 E2 E1 E0 0 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 0 0 0 1 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 1 1 1 0 1 1 1 1 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 0 0 0 1 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0 × × × × × × × × × × × × × × × × × × × × × × × ×
第4章组合逻辑电路 图4-88421BCD码转换为余3码的电路
第4章 组合逻辑电路 图 4 – 8 8421 BCD码转换为余3码的电路 1 & ≥ 1 1 & & = 1 = 1 E3 E2 E1 E0 A B C D
第4章组合逻辑电路 43常用MS组合逻辑器件及应用 431编码器 用文字、符号或数码表示特定对象的过程称为编码 在数字电路中用二进制代码表示有关的信号称为二进制编 码。实现编码操作的电路就是编码器。按照被编码信号的 不同特点和要求,有二进制编码器、二一十进制编码器 优先编码器之分
第4章 组合逻辑电路 4.3 常用MSI组合逻辑器件及应用 4.3.1 用文字、符号或数码表示特定对象的过程称为编码。 在数字电路中用二进制代码表示有关的信号称为二进制编 码。 实现编码操作的电路就是编码器。按照被编码信号的 不同特点和要求,有二进制编码器、二—十进制编码器、 优先编码器之分
第4章组合逻辑电路 1.二进制编码器 用n位二进制代码对N=2n个一般信号进行编码的电路,叩 做二进制编码器。例如n=3,可以对8个一般信号进行编码 这种编码器有一个特点:任何时刻只允许输入一个有效信号, 不允许同时出现两个或两个以上的有效信号,因而其输入是 一组有约束(互相排斥)的变量。 现以三位二进制编码器为例,分析编码器的工作原理。 图4-9是三位二进制编码器的框图,它的输入是l~l8个高电 平信号,输出是三位二进制代码F2、F1、F。为此,又把它 叫做8线-3线编码器。输出与输入的对应关系如表4-6所示
第4章 组合逻辑电路 1. 二进制编码器 用n位二进制代码对N=2 n个一般信号进行编码的电路,叫 做二进制编码器。例如n=3,可以对8个一般信号进行编码。 这种编码器有一个特点:任何时刻只允许输入一个有效信号, 不允许同时出现两个或两个以上的有效信号,因而其输入是 一组有约束(互相排斥)的变量。 现以三位二进制编码器为例,分析编码器的工作原理。 图4-9是三位二进制编码器的框图,它的输入是I0~I78个高电 平信号,输出是三位二进制代码F2、F1、F0。为此,又把它 叫做8线—3线编码器。输出与输入 的对应关系如表4-6所示