VHDL与数字电路设计 主讲:崔刚 北京工业大学电控学院电工电子中心 2005年9月1
VHDL与数字电路设计 主讲:崔 刚 北京工业大学电控学院电工电子中心 2005年9月1
目录 概述 第一章VHDL的程序结构和软件操作 第二章数据类型与数据对象的定义 第三章并行赋值语句 第四章顺序赋值语句 第五章组合逻辑电路的设计 第六章时序逻辑电路的设计 第七章子程序、库和程序包 第八章CPLD和FPGA的结构与工作原理 第九章数字钟电路的设计
目录 概述 第一章 VHDL的程序结构和软件操作 第二章 数据类型与数据对象的定义 第三章 并行赋值语句 第四章 顺序赋值语句 第五章 组合逻辑电路的设计 第六章 时序逻辑电路的设计 第七章 子程序、库和程序包 第八章 CPLD和FPGA的结构与工作原理 第九章 数字钟电路的设计
本节主要内容 >传统数字电路设计方法 >EDA设计方法 PLD器件 >PLD器件设计流程 文本设计输入VHDL程序设计
本节主要内容 ➢传统数字电路设计方法 ➢EDA设计方法 ➢PLD器件 ➢PLD器件设计流程 ➢文本设计输入—VHDL程序设计
数字电子技术的基本知识回顾 >组合逻辑电路 编码器、译码器、数据选择器、加法器、数值比较器等 >时序逻辑电路 同步时序逻辑电路 异步时序逻辑电路 寄存器、移位寄存器、计数器、序列信号发生器
数字电子技术的基本知识回顾 ➢组合逻辑电路 编码器、译码器、数据选择器、加法器、数值比较器等 ➢时序逻辑电路 ➢同步时序逻辑电路 ➢异步时序逻辑电路 寄存器、移位寄存器、计数器、序列信号发生器
传统设计方法 传统的设计方法是基于中小规模集成电路器件进 行设计(如74系列及其改进系列、CC4000系列、 74HC系列等都属于通用型数字集成电路),而 且是采用自底向上进行设计: (1)首先确定可用的元器件; (2)根据这些器件进行逻辑设计,完成各模块; (3)将各模块进行连接,最后形成系统; (4)而后经调试、测量观察整个系统是否达到规定 的性能指标
一、传统设计方法 (1)首先确定可用的元器件; (2)根据这些器件进行逻辑设计,完成各模块; (3)将各模块进行连接,最后形成系统; (4)而后经调试、测量观察整个系统是否达到规定 的性能指标。 传统的设计方法是基于中小规模集成电路器件进 行设计(如74系列及其改进系列、CC4000系列、 74HC系列等都属于通用型数字集成电路),而 且是采用自底向上进行设计: