101.6SD卡接口电路 3.3V 3.3V R74「R76「R84「R86「R88「R95 R73 R71 10K|0K|10K10K|1K|1OK 10k 10k D2 DAT <SD2 DAT DAT2 DET L 10 SD DET SD2 DAT3 K SD DET SD2 CMD (SD2 CMD DAT3 CMD SD PWR VSS VDD SHELL SD2 CLK OD2_CLK CLK SHELL SD2DATO SD2 DATO 7VSS2 15 <D2 DATI SD2 DATI P DATO SHELL DATI SDCARD 3.3VL16 SD PWR 3.3V DS& BEAD R68 SD LED SD LED X OluF GREEN 12
10.1.6 SD卡接口电路 R74 10K R76 10K R84 10K R86 10K R88 10K R95 10K C80 0.1uF SD_PWR SD_PWR SD2_DAT3 3.3V SD2_DAT2 SD2_DAT1 R73 10k SD2_DAT0 R71 10k SD2_CMD SD2_CLK SD2_CMD SD2_DAT1 SD2_DAT2 SD2_DAT0 SD2_DAT3 SD2_CLK SD_DET SD_DET 3.3V R68 1 k DS8 GREEN SD_LED SD_LED L16 BEAD 3.3V 3.3V DAT3 1 CMD 2 VSS1 3 VDD 4 CLK 5 VSS2 6 DAT0 7 DAT1 8 DAT2 9 DET 1 0 W P 1 1 SHELL 1 2 SHELL 1 3 SHELL 1 4 SHELL 1 5 J 2 SDCARD 12
1017USB接口电路 USBⅥN USB DET USB DET R35 R5300K DI C26 DSI R8 DL8 80K 6.2V 0.0luF BEad USB B USBVDD R71.5K1% USBPU UUSBPU SHEILD R11 24 1% USBDP USBDP SHEILD USBVSS R12 24 1% USBDN (SBDN) RIO IM R6 IM USBVSS R131M C22‖0.1uF LI BEAD 13
10.1.7 USB接口电路 R11 24 1% R12 24 1% USBVDD 1 D N 2 D P 3 USBVSS 4 SHEILD 5 SHEILD 6 J 1 USB_B R7 1.5K 1% L 8 BEAD D 1 6.2V C26 0.01uF R5 300K R8 680K L 1 BEAD R13 1 M R10 1 M R6 1 M C22 0.1uF USBVIN USBVSS USB_DET USBPU USBDP USBDN DS1 R35 1 k USB_DET USBPU USBDP USBDN 13
1018自启动电路模块 系统复位时,程序会自动跳转到0xFF8000处运行,在这里固化着出 厂时的引导程序。这段程序中系统会读取GPIO0~3的状态,然后确 定引导方式: 表10-1GPIO引脚与系统上电引导方式表 GPIO0 GPIO1 GPIO2 GPIO3 说明 百于Mbsp0的串行 EEPROM引导万 0000 武(24bi地址) 0 0USB接口引导方式 HPI(多元引导)方式 HPI(非多元引导)方式 1000来自于外部16bi异步内存的引导方式 110来自于Mcbp0的串行 EEPROM引导方 式(16bi地址) 0行EMIF引导方式(16bit异步内 1来自Mbp0同步串行引导方式6b数据 来自 Mcbsp0同步串行引导方式8bi数据) 14
10.1.8 自启动电路模块 14 表10-1 GPIO引脚与系统上电引导方式表 GPIO0 GPIO1 GPIO2 GPIO3 说明 0 1 0 0 来自于Mcbsp0的串行EEPROM引导方 式(24bit地址) 0 0 1 0 USB接口引导方式 0 1 0 1 EHPI(多元引导)方式 0 0 1 1 EHPI(非多元引导)方式 1 0 0 0 来自于外部16bit异步内存的引导方式 1 1 0 0 来自于Mcbsp0的串行EEPROM引导方 式(16bit地址) 1 1 1 0 并行EMIF引导方式(16bit异步内存) 1 0 1 1 来自Mcbsp0同步串行引导方式(16bit数据) 1 1 1 1 来自Mcbsp0同步串行引导方式(8bit数据) 系统复位时, 程序会自动跳转到0xFF8000处运行, 在这里固化着出 厂时的引导程序。这段程序中系统会读取GPIO0~3的状态, 然后确 定引导方式:
1018自启动电路模块 R18直R20R22R23 1 0k 10k SW2 8 GP3 GP2 GP GPO SW DIP-4 R63R64∏R66R67 lk lk lk lk 15
10.1.8 自启动电路模块 GP0 GP1 GP2 1 GP3 2 3 4 8 7 6 5 SW2 SW DIP-4 R18 10k R20 10k R22 10k R23 10k 3.3V R63 1 k R64 1 k R66 1 k R67 1 k 15
102cPLD电路模块设计 1021概述 ●CPLD芯片选用了XNX公司的XC95144XL, 主要用于 ◆DSP复位逻辑控制; ◆外部存储器 FLASH高位地址扩展; ◆系统外扩等。 ●CPLD代码使用ⅤHDL语言编写。 16
10.2 CPLD电路模块设计 10.2.1 概述 ⚫CPLD芯片选用了XILINX公司的XC95144XL, 主要用于: ◆DSP复位逻辑控制; ◆外部存储器FLASH高位地址扩展; ◆系统外扩等。 ⚫CPLD代码使用VHDL语言编写。 16