第二章8086系统结构 2-18086CPU结构 ■ 2-28086CPU的引脚及其功能 ■ 2-38086存储器组织 2-48086系统配置 ■2-5 8086CPU时序 微机原理与接口技术 1/75页
微机原理与接口技术 1/75页 2-1 8086 CPU 1 8086 CPU 结构 2-2 8086 CPU 2 8086 CPU 的引脚及其功能 的引脚及其功能 2-3 8086 3 8086 存储器组织 2-4 8086 4 8086 系统配置 2-5 8086 CPU 5 8086 CPU 时序 第二章 8086系统结构
8086CPU概述 1978年,Intel推出了16位微处理器8086。 ■内外数据总线均为16位 20根地址线,直接寻址空间为1MB ■ 1979年,Intel研制了8088,称为准16位微 处理器。 ■内部数据总线为16位,外部数据总线为8位 ■20根地址线 2/75页
2/75页 1978年,Intel推出了16位微处理器8086。 内外数据总线均为 内外数据总线均为16位 20根地址线,直接寻址空间为 根地址线,直接寻址空间为1MB 1979年,Intel研制了8088,称为准16位微 处理器。 内部数据总线为 内部数据总线为16位,外部数据总线为 位,外部数据总线为8位 20根地址线 8086 CPU 8086 CPU 概述
16位微处理器的特点 引脚功能复用 单总线、累加器结构 ■ 可控三态电路 1总线分时复用 3/75页
3/75页 引脚功能复用 单总线、累加器结构 单总线、累加器结构 可控三态电路 总线分时复用 16位微处理器的特点 位微处理器的特点
8086CPU的特点 指令流水线 ■ 存储器的分段结构 支持用于浮点运算的协处理器及多微 处理器系统 指令方面和结构设计支持使用该微处 理器构成一个共享总线的多微处理器 系统 4/75页
4/75页 8086 CPU 8086 CPU的特点 指令流水线 存储器的分段结构 存储器的分段结构 支持用于浮点运算的协处理器及多微 支持用于浮点运算的协处理器及多微 处理器系统 指令方面和结构设计支持使用该微处 指令方面和结构设计支持使用该微处 理器构成一个共享总线的多微处理器 理器构成一个共享总线的多微处理器 系统
取指令、执行指令的方式 串行方式: CPU 取指令 译码、执 取指令 译码、执 译码、执 行指令 行指令 取指令 行指令 BUS 忙 忙 忙 并行方式: CPU 取指令 译码、执 行指令 取指令 译码、执 行指令 取指令 译码、执 行指令 取指令 译码、执 行指令 BUS 忙 忙 忙 忙 5/75页
5/75 页 取指令、执行指令的方式 取指令、执行指令的方式 CPU 取指令 译码、执 行指令 取指令 译码、执 行指令 取指令 译码、执 行指令 BUS 忙 忙 忙 CP U 取指令 译码、执 行指令 取指令 译码、执 行指令 取指令 译码、执 行指令 BUS 忙 忙 忙 忙 取指令 译码、执 行指令 并行方式: 串行方式: