RS基本触发器时序图 时序图( Timing Diagram)(没考虑延迟) R SET;RS=00,QQ=11;RS由00+11下一状态不定
R-S基本触发器时序图 ◼ 时序图(Timing Diagram) (没考虑延迟) R S Q Q SET; RS=00, QQ=11; RS由00 11,下一状态不定
RS基本触发器的不足 ■由与非门组成的RS基本触发器可以实现记忆 元件的功能,但是由于当RS端从“00变化 到“11”时,触发器的下一个状态不能确定, 因此不能直接使用。 由或非门和与或非门组成的RS基本触发器同 样存在这一问题。 因此,要对触发器的输入加以控制 实际应用的触发器是电位型或脉冲型触发
R-S基本触发器的不足 ◼ 由与非门组成的R-S基本触发器可以实现记忆 元件的功能,但是由于当R-S端从“00”变化 到“11”时,触发器的下一个状态不能确定, 因此不能直接使用。 ◼ 由或非门和与或非门组成的R-S基本触发器同 样存在这一问题。 ◼ 因此,要对触发器的输入加以控制。 ◼ 实际应用的触发器是电位型或脉冲型触发
§12电位触发器 Latch) 电位触发器问题的提出:对RS有控制E( Enable) ■RS型电位触发器「ERs|Qg 0X X OO 00 01 S E R R
§1.2 电位触发器(Latch) 电位触发器问题的提出:对RS有控制E (Enable) ◼ R-S型电位触发器 S R Q Q S R Q _ Q E 1 1 1 1 1 0 0 1 1 0 1 1 0 1 0 0 0 X X E R S Q Q Q0 Q0 Q0 Q0 * 1 * 1
两种RS触发器的比较 R E R R sQ Q ER SQ O 0 0X X 0 Q 00 01 0
S R Q _ Q E 1 1 1 1 1 0 0 1 1 0 1 1 0 1 0 0 0 X X E R S Q Q Q0 Q0 Q0 Q0 * 1 * 1 S R Q _ Q _ R S Q Q 1 0 0 1 0 1 1 0 _ 1 1 Q0 Q0 0 0 1* 1 * 两种R-S触发器的比较