第一节 VHDL编程方法 第二节 定时建模的方法 第三节 用错误检查提高建模准确性 第四节 提高仿真性能建模 第五节 对逻辑操作查表 第六节 Process语句—避免无限循环 第七节 用VHDL做仿真激励
文件格式: PDF大小: 148.74KB页数: 48
电子科技大学:《电子设计自动化技术》课程教学资源(讲义课件)第一章 TOP_DOWN 流程
文件格式: PDF大小: 112.26KB页数: 3
一、进一步认识构造体在VHDL中的作用。 二、构造体的三种描述方式:
文件格式: PDF大小: 1MB页数: 18
综合工具将 HDL 程序转换为 EDA 工具可以识别的形式,对应 为具体的电路结构形式;在采用 PLD 进行设计时,综合工具 可以将设计映射到具体的 CPLD 或 FPGA 器件上,对应得到与 器件相关的技术实现方式;
文件格式: PDF大小: 365.2KB页数: 8
一、理解什么是正向设计方法 二、 HDL在EDA设计中的作用 三、 VHDL的特点
文件格式: PDF大小: 291.45KB页数: 28
一、VHDL描述语句集合的全貌建立一个清晰的概念; 二、对VHDL主要描述语句的作用有一个正确的认识; 三、建立VHDL是一种并行语言的基本概念;
文件格式: PDF大小: 402.02KB页数: 34
Combinatorial Logic Combinatorial Logic if – Outputs at a specified time are a function only of the inputs at that time e.g. decoders, multiplexers and adders Output change instantly when input change
文件格式: PDF大小: 335.38KB页数: 55