5.总线结构实例 大多数计算机采用了分层次的多总线结构。 在这种结构中 速度差异较大的设备模块使用不同速度的总线; 速度相近的设备模块使用同一类总线。 计算机组成原理
计算机组成原理 26 5.总线结构实例 大多数计算机采用了分层次的多总线结构。 在这种结构中: 速度差异较大的设备模块使用不同速度的总线; 速度相近的设备模块使用同一类总线
pentium计算机主板的总线结构框图 Pentium CPU Socket7插座 CP总线 主存和 cac 主存(DRAM cache )(4-128 CPU总线-PCI 控制器 512KB) 总线桥芯片 芯片 120 脚 PCI总线 ROM BIOS PCⅠ扩充槽 ISA总线 (64-128KB) 8042 桥芯片 MPU 及DMA中 键盘 62脚 断控制 鼠标 鼠标 1长槽 逻辑 实时钟/日历 控制器 CMOS RAM 36脚 ISA总线 短槽 电池 主板 ISA扩充槽 键盘 计算机组成原理
计算机组成原理 27 pentium计算机主板的总线结构框图
CPU总线 CPU、RAM、ROM、控制芯片组等芯片之间的信号连接 关系称为CPU总线或主总线( Host bus),包括控制总 线、地址总线和数据总线 ·CPU总线实现了CPU与主存储器、 Cache、控制芯片组、 以及多个CPU之间的连接,并提供了与系统总线的接口; CPU与主存储器以及 Cache构成主机系统 计算机组成原理
计算机组成原理 28 CPU总线 CPU、RAM、ROM、控制芯片组等芯片之间的信号连接 关系称为CPU总线或主总线(Host Bus),包括控制总 线、地址总线和数据总线; CPU总线实现了CPU与主存储器、Cache、控制芯片组、 以及多个CPU之间的连接,并提供了与系统总线的接口; CPU与主存储器以及Cache构成主机系统。 • • •
PCI总线 用于连接高速的ⅣO设备模块。通过“桥”芯片,上面与 更高速的CPU总线相连,下面与低速的ISA总线相接。 PCI总线是一个32(或64位的同步总线,32位(或64位数据 /地址线是同一组线,分时复用。 总线时钟频率为33MHz,总线带宽是132MBs PCI总线采用集中式仲裁方式,有专用的PCI总线仲裁器。 主板上一般有3个PCI总线扩充槽 计算机组成原理
计算机组成原理 29 PCI总线 用于连接高速的I/O设备模块。通过“桥”芯片,上面与 更高速的CPU总线相连,下面与低速的ISA总线相接。 PCI总线是一个32(或64位)的同步总线,32位(或64位)数据 /地址线是同一组线,分时复用。 总线时钟频率为33.3MHz,总线带宽是132MB/s。 PCI总线采用集中式仲裁方式,有专用的PCI总线仲裁器。 主板上一般有3个PCI总线扩充槽
ISA总线 pentium机使用该总线与低速ⅣO设备连接。 主板上一般留有34个ISA总线扩充槽,以便使用各种16 位/8位适配器卡 该总线支持7个DMA通道和15级可屏蔽硬件中断。 另外,ISA总线控制逻辑还通过主板上的片级总线与实时 钟/日历、ROM、键盘和鼠标控制器(8042微处理器)等芯片相 连接。 计算机组成原理
计算机组成原理 30 ISA总线 pentium机使用该总线与低速I/O设备连接。 主板上一般留有3—4个ISA总线扩充槽,以便使用各种16 位/8位适配器卡。 该总线支持7个DMA通道和15级可屏蔽硬件中断。 另外,ISA总线控制逻辑还通过主板上的片级总线与实时 钟/日历、ROM、键盘和鼠标控制器(8042微处理器)等芯片相 连接