3画出卡诺圈: F=∑m(3,5,6, BC BC 00011110 00010 AB AC F=AB+Bc+ca
A BC 00 01 11 10 0 1 0 0 1 0 0 1 1 1 AB AC BC F = AB+BC+CA 3.画出卡诺图: F=∑m(3,5,6,7)
4根据逻辑表达式画出逻辑图 F=AB+bC+CA ABC & ≥1 &
4.根据逻辑表达式画出逻辑图。 F = AB+BC+CA & & 1 & A B C F
若用与菲门实现 F=AB+BC+ca AB+BC+CA=AB·BC·CA B & & C F & 返回
= AB+ BC +CA = AB• BC •CA & & & & A B C F F = AB+BC+CA 若用与非门实现 返回
§3常用集成组合电路 全加器 编码器 译码器 数据选择器 数值比较器 奇偶校验器(自学)
• 全加器 • 编码器 • 译码器 • 数据选择器 • 数值比较器 • 奇偶校验器 §3 常用集成组合电路 返回 (自学)
、全加器 1.半加:不考虑从低位来的进位 全加:相加过程中,既考虑加数、被加数又考虑低 位的进位位。 2设计一位全加器 步骤:真值表,表达式,化简变换,逻辑图 8:设:an-加数;b-被加数;cmr低位的进位 Sn-本位和;cn-进位
解:设:an ---加数;bn ---被加数;cn-1 ---低位的进位; sn ---本位和;cn ---进位。 2.设计一位全加器 步骤:真值表,表达式,化简变换,逻辑图 1.半加:不考虑从低位来的进位 全加:相加过程中,既考虑加数、被加数又考虑低 位的进位位。 一、全加器