第2章微处理器 1.最小工作模式 由图2-3可知,在8086的最小模式中,硬件连接上有 如下几个特点: (1)MNM刈脚接+5V,决定了8086工作在最小 模式。 (2)有一片8234A,作为时钟发生器。 (3)有三片8282或74LS373,用来作为地址锁存器。 (4)当系统中所连接的存储器和外设比较多时,需 要增加系统数据总线的驱动能力,这时,可选用两 片8286或74LS245作为总线收发器
第2章 微处理器 1.最小工作模式 由图2-3可知,在8086的最小模式中,硬件连接上有 如下几个特点: (1)MN/ 引脚接+5V,决定了8086工作在最小 模式。 (2)有一片8234A,作为时钟发生器。 (3)有三片8282或74LS373,用来作为地址锁存器。 (4)当系统中所连接的存储器和外设比较多时,需 要增加系统数据总线的驱动能力,这时,可选用两 片8286或74LS245作为总线收发器。 MX
第2章微处理器 8284A CLK RESE READ BHE 地址饿存器 MN sy [址总 AD15-ADd∠L 8086 收发器 8286 数据总线 -----,OE(二片) DTR 控制总线 INTA RESET 图2-38086CPU最小模式下的典型配置
第2章 微处理器 图2-3 8086CPU最小模式下的典型配置
第2章微处理器 2.最大工作模式 由图2-4可知, CLK RESETK 最大模式配置 READ 地址总线 和最小模式配 19-A16 AD15--ADOK 置有一个主要 8286 数据总线 的差别:最大 模式下多了 8288总线控制 INTAY 82A及 器。 有关电路 图248086CPU最大工作 模式下的典型配置
第2章 微处理器 2.最大工作模式 由图2-4可知, 最大模式配置 和最小模式配 置有一个主要 的差别: 最大 模式下多了 8288总线控制 器。 图2-4 8086CPU最大工作 模式下的典型配置
第2章微处理器 表220,81、S2的组合和对应总线操作 SO 1 S2 操作 0 0 发中断响应信号 000011 0 读I0端口 写I端口 暂停 100 取指令 读存储器 写存储器 无源状态
第2章 微处理器
第2章微处理器 3.8086CPU的引脚信号 8086CPU采用双列直 地 40Vc(5V) ADid 插式的封装形式,具 ADia' 38-A6/S AD12 37AS4 ADI 36HAl3/S> 有40条引脚,见图2 AD 35HAro/Se AD为 34-BHE /S, 33-MN/MX 5。它采用分时复用 ADh AD6-10 8086 31-HOLD(RQ 的地址/数据总线, AD-11 CPU 30H-HLDA(RQ AD4-12 WR (LOCK) AD 2M) 所以有一部分引脚具 ADh DT/R(SI) AD ADb-16 ALE(OSD 有双重功能,即在不 NM→17 INTA(QSI) CLK-19 H READY 同时钟周期内,引脚 地 21H-RESET 的作用不同。 图258086的引脚信号(括号 中为最大模式下的名称)返回本节
第2章 微处理器 3.8086CPU的引脚信号 8086CPU采用双列直 插式的封装形式,具 有40条引脚,见图2- 5。它采用分时复用 的地址/数据总线, 所以有一部分引脚具 有双重功能,即在不 同时钟周期内,引脚 的作用不同。 图2-5 8086的引脚信号(括号 中为最大模式下的名称) 返回本节