蘸痛幽重林术υ可编程逻辑器件及应用 ABC A B A BC ABC Y (b) 示 文 PLD中与门和或门的习惯画法 稿 米 固定连接可编程连接断开连接 PLD器件中连接的习惯画法 <心EXT
EXIT 可编程逻辑器件及应用 PLD 器件中连接的习惯画法 固定连接 可编程连接 断开连接 PLD 中与门和或门的习惯画法 (a) (b) Y C A B C B A A C B Y Y Y A B C ≥1
蘸痛幽重林术υ可编程逻辑器件及应用 、可编程逻辑器件的基本结构 输入 乘 积□或输 输 颅隔院倾歐颂出目|输 入 电 阵阵 电□出 路 路 示文 PLD的基本结构图 稿 B 由多个多输 入与门组成,用 以产生输入变量 W7=ABC的各乘积项。 Wo=ABC 与阵列的 PLD习惯画法 KIDEXIT
EXIT 可编程逻辑器件及应用 由多个多输 入与门组成,用 以产生输入变量 的各乘积项。 PLD 的 基 本 结 构 图 输 入 电 路 与 阵 列 输 出 电 路 或 阵 列 输 入 项 乘 积 项 或 输 项 入 输 出 C A B C A A B B C W7 = ABC W0 =ABC ● ● ● ● ● ● 与阵列的 PLD习惯画法 二、可编程逻辑器件的基本结构
蘸痛幽重林术υ可编程逻辑器件及应用 、可编程逻辑器件的基本结构 输乘 入 积或腧 输 卣现圆 由多个多输 阵 阵 出[入或门组成,用 入 电 电 以产生或项,即 路 路将输入的某些乘 积项相加。 示 PLD的基本结构图 文 B 稿 例 M 或阵列 由图可得 Y1=ABC +ABC + ABC Y2=ABC+ ABC Y3=ABC ABC 与阵列 Y3 Y2Y1 KIDEXIT
EXIT 可编程逻辑器件及应用 由图可得 Y1 = ABC + ABC + ABC Y2 = ABC + ABC Y3 = ABC + ABC 例 如 A B C ● ● ● Y3 Y2 Y1 ● ● ● ● ● ● ● ● ● ● ● ● ● 与阵列 或阵列 PLD 的 基 本 结 构 图 输 入 电 路 与 阵 列 输 出 电 路 或 阵 列 输 入 项 乘 积 项 或 输 项 入 输 出 由多个多输 入或门组成,用 以产生或项,即 将输入的某些乘 积项相加。 二、可编程逻辑器件的基本结构
蘸痛幽重林术υ可编程逻辑器件及应用 、可编程逻辑器件的基本结构 输乘 入 积[或 输 八项阻项歐颂出『|输 入 电 阵阵 电出 路 路 PLD的基本結构图 PLD的输出回路因器件的不同而有所不同,但 总体可分为固定输出和可组态输出两大类。 <心EXT
EXIT 可编程逻辑器件及应用 由 PLD 结构可知,从输出端可得到输入变 量的乘积项之和,因此可实现任何组合逻辑函数。 再配以触发器,就可实现时序逻辑函数。 PLD 的 基 本 结 构 图 输 入 电 路 与 阵 列 输 出 电 路 或 阵 列 输 入 项 乘 积 项 或 输 项 入 输 出 PLD 的输出回路因器件的不同而有所不同,但 总体可分为固定输出和可组态输出两大类。 二、可编程逻辑器件的基本结构
蘸痛幽重林术υ可编程逻辑器件及应用 三、可编程逻辑器件的类型 (一)按可编程部位分类 类型 与阵列或阵列输出电路 PROM(即可编程ROM) 固定可编程固定 PLA(即 Programmable gic array,,可编程逻辑阵列可编程可编程|固定 示文 PAL(即 Programmable 砌 Array Logic,可编程阵列逻辑)/可编程固定固定 GAL (EP Genetic Array Logic 通用阵列逻辑) 可编程固定可组态 目前多用GAL。因为GAL可重复编程、工作速度高 价格低、具有强大的编程工具和软件支撑,并且用可编程的 输出逻辑宏单元取代了固定输出电路,因而功能更强。 KIDEXIT
EXIT 可编程逻辑器件及应用 (一) 按可编程部位分类 类型 与阵列 或阵列 输出电路 PROM(即可编程 ROM) 固 定 可编程 固 定 PLA(即 Programmable Logic Array,可编程逻辑阵列) 可编程 可编程 固定 PAL(即 Programmable Array Logic,可编程阵列逻辑) 可编程 固 定 固 定 GAL(即Genetic Array Logic, 通用阵列逻辑) 可编程 固 定 可组态 PROM、PAL 和 GAL 只有一种阵列可编程, 称为半场可编程逻辑器件,PLA 的与阵列和或阵 列均可编程,称为全场可编程逻辑器件。 三、可编程逻辑器件的类型 目前多用 GAL。因为 GAL 可重复编程、工作速度高、 价格低、具有强大的编程工具和软件支撑,并且用可编程的 输出逻辑宏单元取代了固定输出电路,因而功能更强