屾痛嘯函林橚m"M。组合逻辑电路 (3)根据输出逻辑式画逻辑图 B Y=AC·AB C P-yvuyvyyryyyyyyyyyy 文稿 (二)多输出组合逻辑电路设计举例 EXIT
EXIT 组合逻辑电路 (3)根据输出逻辑式画逻辑图 Y A B C Y =AC·AB (二)多输出组合逻辑电路设计举例
屾痛嘯函林橚m"M。组合逻辑电路 ※[例]试设计半加器电路。 解:(1)分析设计要求, 将两个1位二进制 列真值表。 数相加,而不考虑低位 输入输出 进位的运算电路,称为 Ai Bi S, Ci 半加器。 000 110 0001 (3)画逻辑图 (2)求最简输出函数式 S;=A1由 A: B KDIEXIT
EXIT 组合逻辑电路 Ai Bi 输 入 Si Ci 输 出 相加的两个数 本位和 向高位的进位 解: (2) 求最简输出函数式 Ci = Ai Bi (3) 画逻辑图 Si = Ai Bi 1 1 0 1 1 0 1 0 0 1 1 0 0 0 1 1 1 Ai Bi 输 入 Si Ci 输 出 0 0 [例] 试设计半加器电路。 将两个 1 位二进制 数相加,而不考虑低位 进位的运算电路,称为 半加器。 Si Ci Ai Bi (1)分析设计要求, 列真值表
屾痛嘯函林橚m"M。组合逻辑电路 用与非门实现的半加器电路为 C:=A B B S:/=4;0B A B +AB =A B.A, B A1B1B1·A1B142 此式虽非最简,但这样可利用C;中的 信号AB,省去实现不和B1的两个非门, 从而使整体电路最简。 KDEXIT
EXIT 组合逻辑电路 半加器电路能用 与非门实现吗? 用与非门实现的半加器电路为 Ai Bi Si Ci 1 Ci AiBi = = Ai Bi i i i i i A B A B S = + AiBi Ai Bi = AiBiBi AiBiAi = . 此式虽非最简,但这样可利用Ci 中的 信号 Ai Bi ,省去实现 Ai 和 Bi 的两个非门, 从而使整体电路最简
屾痛嘯函林橚m"M。组合逻辑电路 6.3编码器 主要要求: 理解编码的概念 文稿 理解常用编码器的类型、逻辑功能和使用方法, EXIT
EXIT 组合逻辑电路 主要要求: 理解编码的概念。 理解常用编码器的类型、逻辑功能和使用方法。 6.3 编码器
屾痛嘯函林橚m"M。组合逻辑电路 、编码器的概念与类型 编码 将具有特定含义的信息编 成相应二进制代码的过程。 编码器(即 Encoder)实现编码功能的电路 被编 文稿 二进制 信号 编码器 代码 二进制编码器 编码器〈二十进制编码器 优先编码器 EXIT
EXIT 组合逻辑电路 一、编码器的概念与类型 编码 将具有特定含义的信息编 成相应二进制代码的过程。 实现编码功能的电路 编码器 二进制编码器 二-十进制编码器 优先编码器 编码器(即Encoder) 被编 信号 二进制 代码 编 码 器