款入式系统体系结构设计 CVTECH 嵌入式系统的开发步骤 口硬件/软件协同设计:基于体系结构,对系统的软件、 硬件进行详细设计。为了缩短产品开发周期,设计往往 是并行的。 口系统集成:把系统的软件、硬件和执行装置集成在 起,进行调试,发现并改进单元设计过程中的错误。 系统测试:对设计好的系统进行测试,看其是否满 足规格说明书中给定的功能要求。 6 維特
6 嵌入式系统的开发步骤 嵌入式系统体系结构设计 ❑ 硬件/软件协同设计:基于体系结构,对系统的软件、 硬件进行详细设计。为了缩短产品开发周期,设计往往 是并行的。 ❑ 系统集成:把系统的软件、硬件和执行装置集成在 一起,进行调试,发现并改进单元设计过程中的错误。 ❑ 系统测试:对设计好的系统进行测试,看其是否满 足规格说明书中给定的功能要求
款入式系统体系结构设计 CVTECH 丿44B0教学系统的硬件组成 本章将以武汉创维特公司生产的JX44B0教学系统为 原型,详细分析系统的硬件设计步骤、实现细节以及调 试技巧等。 LcD显示 及触摸屏 4MB RS_232接口 Flash BIoS) ARMZTDM 2位微处 音频接口 系统内存50联 8MB SDRAM JTAG调试端口 以太网接口 键盘接口 USB接口 維特
7 JX44B0教学系统的硬件组成 嵌入式系统体系结构设计 ❑ 本章将以武汉创维特公司生产的JX44B0教学系统为 原型,详细分析系统的硬件设计步骤、实现细节以及调 试技巧等。 S3C44B0X 4M B Flash(BIOS) USB 接口 R S-232接口 JTAG 调试端口 LCD 显示 及触摸屏 键盘接口 以太网接口 音频接口 基于 ARM7TDMI的 32位微处理 器 Samsung S3C44B0X 4M B Flash(BIOS) USB 接口 R S-232接口 JTAG 调试端口 LCD 显示 及触摸屏 以太网接口 音频接口 8MB SDRAM 系统内存
S3C44B0X概述 CVTECH S3C44B0X内部结构图 Controller Cache nterrupt CONT.降 ZDMA (2-Ch) System Bus Bridge Arbitration BDMA (2-Ch. A T 3276 B Synchronous Do RTC (Real Time Cl PWM Time O-4, 5(inten 8 維特
8 S3C44B0X内部结构图 S3C44B0X概述
S3C44B0X概述 CVTECH S3C44B0X片上资源 口ARM7TDMI核、工作频率66MH 8 KB Cache,外部存储器控制器; 口LCD控制器; 4个DMA通道 口2通道UART、1个多主I2C总线控制器、1个IIS总线控制器 口5通道PWM定时器及一个内部定时器; 口71个通用I/0口; 口8个外部中断源; 8通道10位ADC; 口实时时钟等。 9 維特
9 S3C44B0X片上资源 S3C44B0X概述 ❑ ARM7TDMI核、工作频率66MHz; ❑ 8KB Cache,外部存储器控制器; ❑ LCD控制器; ❑ 4个DMA通道; ❑ 2通道UART、1个多主I2C总线控制器、1个IIS总线控制器; ❑ 5通道PWM定时器及一个内部定时器; ❑ 71个通用I/O口; ❑ 8个外部中断源; ❑ 8通道10位ADC; ❑ 实时时钟等
S3C44B0X概述 CVTECH S3C44B0X特性 口内核:2.5VI/0:3.0V到3.6V 最高为66MHz 160 LQFP/160 FBGA 10 維特
10 S3C44B0X特性 S3C44B0X概述 ❑ 内核:2.5V I/O : 3.0 V 到 3.6 V ❑ 最高为66MHz ❑ 160 LQFP / 160 FBGA