52触发器的电腾结构及动作特点从同步SR-FF的特性表可知,只有CP=1时,FF输出端的状态才会受输入信号的控制,而且在CP=1时的特性表与基本SR-FF的特性表相同。输入信号同样需要遵守S·R=O的约束条件。且由表可得同步SR-FF的特性方程和控制输入端的约束条件如下:On+1 = S + RQ'S.R= 0在使用同步SR-FF时,有时还需要在CP信号到来之前将触发器预先置成指定的状态,为此在实用的同步SR-FF电路上往往还设有专门的异步置位输入端和异步复位输入端。其逻辑图和图形符号如下所示。《数字电子技术》
5.2 触发器的电路结构及动作特点 《数字电子技术》 从同步SR-FF的特性表可知,只有CP=1时,FF输 出端的状态才会受输入信号的控制,而且在CP=1时的 特性表与基本SR-FF的特性表相同。输入信号同样需 要遵守S•R=0的约束条件。且由表可得同步SR-FF的 特 性 方 程 和 控 制 输 入 端 的 约 束 条 件 如 下 : = = + + 0 1 S R Q S RQ n n 在使用同步SR-FF时,有时还需要在CP信号到来 之前将触发器预先置成指定的状态,为此在实用的同 步SR-FF电路上往往还设有专门的异步置位输入端和 异步复位输入端。其逻辑图和图形符号如下所示
5.2触发器的电略结构及动作特点异步置位输入端CP=0SpSSp1SSC1CPCPIRRRRDRRp异步复位输入端图5.2.5实用同步SR-FF的逻辑图和逻辑符号《数字电子技术》
5.2 触发器的电路结构及动作特点 《数字电子技术》 图5.2.5 实用同步SR-FF的逻辑图和逻辑符号 CP=0 异步置位输入端 异步复位输入端
5.2触发器的电略结构及动作特点(二)动作特点同步SR-FF的动作特点:在CP=1的全部时间里S和R的变化都将引起FF输出端状态的变化。由此可知,若在CP=1的期间内输入信号发生多次变化,则FF的状态也会发生多次翻转,这就降低了电路的抗干扰能力。CPSRQ《数字电子技术》
5.2 触发器的电路结构及动作特点 《数字电子技术》 (二)动作特点 同步SR-FF的动作特点:在CP=1的全部时间里S和R 的变化都将引起FF输出端状态的变化。由此可知,若在 CP=1的期间内输入信号发生多次变化,则FF的状态也 会发生多次翻转,这就降低了电路的抗干扰能力。 CP S R Q
5.2触发器的电路结构及动作特点例2:已知同步SR-FF的CP、S、R的波形,且Q"=1,试画出Q、の的波形。CPSR解:OQ《数字电子技术》
5.2 触发器的电路结构及动作特点 《数字电子技术》 解: 例2:已知同步SR-FF的CP、S、R的波形,且 , 试画出Q、 的波形。 =1 n Q Q
5.2触发器的电路结构及动作特点二、同步D触发器为了从根本上避免同步SR触发器R、S同时为1的情况出现,可以在R和S之间接一非门。这种单输入的FF叫做同步D触发器(又称D锁存器),其逻辑图和特性表如下所示:QQ表4-2-4同步D-FF的特性表DQn+1&Q"&CP说明G2G000x保持11&&0001G3G4送010CP0111送111D图5.2.6同步D-FF的逻辑图《数字电子技术》
5.2 触发器的电路结构及动作特点 《数字电子技术》 二、同步D触发器 为了从根本上避免同步SR触发器R、S同时为1的情 况出现,可以在R和S之间接一非门。这种单输入的FF叫 做同步D触发器(又称D锁存器),其逻辑图和特性表如 下所示: 图5.2.6 同步D-FF的逻辑图 表4-2-4 同步D-FF的特性 表 CP D 说明 0 x 0 0 保持 1 1 1 0 0 0 送0 1 0 1 1 0 1 送1 1 1 n Q n+1 Q