XI S3 S2 Bi S1 S0 Aim Ci-1
⊕ Ci S3 S2 Bi S1 S0 Ai Fi M Ci-1 ⊕ xi Yi
Fi 操作数/C1B 低位 控制信号M 作评运算 i 01 + 控制信号S3S2S1S0 10 了控制产生Gi、Pi 控制形成多种输入组合 S3 S2 Bi S1 S0 Ai M Ci-1
Ci S3 S2 Bi S1 S0 Ai Fi M Ci-1 ⊕ ⊕ Xi Yi 输入端: 操作数Ai、Bi 低位进位Ci-1 1 0 控制信号M 控制产生Gi、Pi 控制形成多种输入组合 作逻辑运算 作算术运算 控制信号S3S2S1S0 ⊕ ⊕ Fi 1 0 1 1 输入端: 操作数Ai、Bi 低位进位Ci-1 Ci 0 1
Er S3S2输出XiS1S0输出Yi 200 00 Ai 01 Ai+Bi01 AiB 10○Ai+B ○ 10 AiBi Ai 11 0 Gi Xi Pi AiyI 0 0 010 S3 S2 Bi A SI SO Ai M Ci-1
Fi Ci S3 S2 Bi S1 S0 Ai M Ci-1 ⊕ ⊕ Xi Yi S3S2 输出Xi S1S0 输出Yi 00 01 10 11 1 Ai+Bi 00 01 10 11 Ai AiBi Ai+Bi AiBi Ai 0 Pi Gi 0 0 1 0 0 Ai
(2)多位逻辑 见教材P49:4位全加器 4位并行进位链 4位选择器 1个控制门 原始进位Cn 进位输出」Cn+4—构成组间串行进位 G、P一构成组间并行进位
(2)多位逻辑 见教材P49:4位全加器 4位并行进位链 4位选择器 1个控制门 原始进位 Cn 进位输出 Cn+4 G、P 构成组间串行进位 构成组间并行进位