第六章异步肘序逻辑电路 相应二进制状态表为: 现态次态y2y1y1输出Z 000 001/0 00 010/0 010 011/0 100/0 00 101/0 0 110/0 0 111/0 000/1
第六章 异步时序逻辑电路 相应二进制状态表为: 0 0 0 0 0 1 / 0 0 0 1 0 1 0 / 0 0 1 0 0 1 1 / 0 0 1 1 1 0 0 / 0 1 0 0 1 0 1 / 0 1 0 1 1 1 0 / 0 1 1 0 1 1 1 / 0 1 1 1 0 0 0 / 1 现态 次态y2 n+1y1 n+1y0 n+1 /输出Z y2 y1 y0 x = 1
第六章异步肘序逻辑电路 (2)确定激励函数和输出函数 假定状态不变时,令相应触发器的时钟端为0,输入端T 任意;而状态需要改变时,令相应触发器的时钟端为1(有脉冲 出现),T端为1。 根据状态表,可得到x为1时激励函数和输出函数真值表: 输入脉冲现态 次态 激励函数输 y2 y1 yo y,(n+1)y, (n+D)yo(n+) C2T2CIT, COTo Z 000 2000 0 do d 001 0d11 010 0d0d11 011 10 100 0d0d1 0000000 111 011 01010 0 d 0 do d 00 l11111
第六章 异步时序逻辑电路 ⑵确定激励函数和输出函数 假定状态不变时,令相应触发器的时钟端为0,输入端T 任意;而状态需要改变时,令相应触发器的时钟端为1(有脉冲 出现),T端为1。 根据状态表,可得到x为1时激励函数和输出函数真值表: y2 y1 y0 0 d 0 d 1 1 0 0 d 1 1 1 1 0 0 d 0 d 1 1 0 1 1 1 1 1 1 0 0 d 0 d 1 1 0 0 d 1 1 1 1 0 0 d 0 d 1 1 0 1 1 1 1 1 1 1 输入脉冲 x 现 态 激励函数 输 出 C2 T2 C1 T1 C0 T0 Z 1 1 1 1 1 1 1 1 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 次 态 y2 (n+1)y1 (n+1) y0 (n+1) 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 0 0 0
第六章异步肘序逻辑电路 根据激励函数和输出函数真值表,并考虑到x为0时(无脉 冲输入,电路状态不变),可令各触发器时钟端为0,输入端 T随意。可得到简化后的激励函数和输出函数表达式如下 y C,= xyo Xy2y1y
第六章 异步时序逻辑电路 根据激励函数和输出函数真值表,并考虑到x为0时(无脉 冲输入, 电路状态不变) ,可令各触发器时钟端为0,输入端 T随意。可得到简化后的激励函数和输出函数表达式如下: C2 = xy1y0 ; T2 = 1 C1 = xy0 ; T1 = 1 C0 = x ; T0 = 1 Z = xy2y1y0
第六章异步肘序逻辑电路 (3)画出逻辑电路图 根据激励函数和输出函数表达式,可画出实现给定要求的 逻辑电路如下图所示
第六章 异步时序逻辑电路 ⑶画出逻辑电路图 根据激励函数和输出函数表达式,可画出实现给定要求的 逻辑电路如下图所示
第六章异步肘序逻辑电路 62电平异步时序逻辑电路 621概述 前面所述同步时序电路和脉冲异步时序电路有两个共同 的特点: ☆电路状态的转换是在脉冲作用下实现的; ☆电路对过去输入信号的记忆由触发器的状态体现
第六章 异步时序逻辑电路 6.2.1 概述 前面所述同步时序电路和脉冲异步时序电路有两个共同 的特点: ☆ 电路状态的转换是在脉冲作用下实现的; ☆ 电路对过去输入信号的记忆由触发器的状态体现。 6.2 电 平 异 步 时 序 逻 辑 电 路