表5-1或非门组成的基本RS触发器的真值表QSRQ触发器状态不变不变保持0001置1010置00110*0*不定11
6 表5-1 或非门组成的基本RS触发器的真值表 R S Q Q 触发器状态 0 0 1 1 0 1 0 1 不变 1 0 0 * 不变 0 1 0 * 保持 置1 置0 不定
QCQQ对于左图,可作同样分析。这种触发器是以低电平作为输入有效信号RS的,在逻辑符号的输入端用小圆圈表示低电平SRRS输入信号有效(b)与非门组成的基本RS触发器
7 对于左图,可作同样分 析。这种触发器是以低 电平作为输入有效信号 的,在逻辑符号的输入 端用小圆圈表示低电平 输入信号有效
表5-2与非门组成的RS触发器的真值表触发器QRSQ状态不定1*001*置00011置11001不变不变保持11
8 表5-2 与非门组成的RS触发器的真值表 R S Q Q 触发器 状态 0 0 1 1 0 1 0 1 1 * 0 1 不变 1 * 1 0 不变 不定 置0 置1 保持
如图5所示,R、S为与非门组成的基本RS触发器的输入波形,根据其真值表,可确定输出端O和○的波形(设○的初始状态为0)RSQQ
9 如图5所示,R、S为与非门组成的基本RS触发器的 输入波形,根据其真值表,可确定输出端Q和 的波 形(设Q的初始状态为0) Q
2.集成基本RS触发器74LS279(2)d1S1(4)1Q1S21R4Q3S23S13RUcc4S4R3Q(6)2S0(722Q915141211101613(5)2R(11)d3S1(9)3Q(12)3S2(10)3R56784231(15),4S(13)4Q2S1S1 1S2 1Q2R2Q GND1R(14)d4R福(b)引脚图(a)逻辑图
10 2.集成基本RS触发器74LS279