CD4051 通道IN/OUT D 112151413 组成: 16 带 逻辑电平转换、g4 G 共端 转 的 二进制译码器c换 TG OUT/IN 进 INH 及8个开关电 路。 Vss VEE 工作过程:INH为使能端,为1时,装置闭锁。C、B、 A为通道选择 00013;00114;01015;01112;1001;1015; 1102;1114
CD405l 组成: 逻辑电平转换、 二进制译码器 及8个开关电 路。 工作过程:INH为使能端,为1时,装置闭锁。C、B、 A为通道选择 000 13;001 14;010 15;011 12;100 1;101 5; 110 2;111 4
CD4051的应用: 0号 7号0号 7号8号 15号8号 15号 Xo X CD4051 D4051 X CD4051 CI4051 2号 3号 号 1号 INH INI C INH B CINH Q3 QQ Q1 选中 D锁存器 输入通道 cPU数据总线
CD405l的应用: 输入通道
教据放大器 把传感器的信号从毫伏电平按比例放大到 典型的A/D转换器输入电平 输入阻抗大、抗共模干扰强 , R+“ R+R =V1+ R R r,+ r R,+r R R R £R
数据放大器—— 把传感器的信号从毫伏电平按比例放大到 典型的A/D转换器输入电平。 输入阻抗大、抗共模干扰强 0 2 1 1 ( ) Rf V V V R = − 1 1 ( ) f o o f R R V V V V R + = + − 1 1 1 f f o f f R R R R V V V R R + + = + • − • 2 1 f f V V R R R = +
上述放大器具有输入阻抗大、差模增益大而共 模增益小。但改变其放大倍数不容易 R2 R3 R =R+R2-R2 R V-v R R R3 R +r R, R R1 R1 V'-v=R+2R2 R R 2R P19图24 (1+-2)(V2-V1) R3 R, 输入通道 上一页
上述放大器具有输入阻抗大、差模增益大而共 模增益小。但改变其放大倍数不容易。 ' 2 1 2 2 1 2 V V V V R R − − = ' 1 2 2 2 2 1 1 1 R R R V V V R R + = • − • ' 1 2 1 1 1 2 V V V V R R − − = ' 1 2 2 1 1 2 1 1 R R R V V V R R + = • − • ' ' 1 2 2 1 2 1 1 2 ( ) R R V V V V R + − = − P19 图2.4 2 2 1 3 1 2 (1 )( ) f O R R V V V R R = + − 上一页 输入通道
采样保持器 A/D转换需要时间, 爵写 如果在这个期间内 (3T) 输入信号变化较大 将会引起较大的转 换误差。采样信号 21 3T 1T 5T6 都不直接送给AD转 换,而是经一个A 采样器 选择时主要有采样 输出 保持值 时间和电压下降率 保持 保持 采样
采样保持器 • A/D转换需要时间, 如果在这个期间内 输入信号变化较大 将会引起较大的转 换误差。采样信号 都不直接送给A/D转 换,而是经一个A/D 采样器。 • 选择时主要有采样 时间和电压下降率