第2章McS51单片机的硬件结构 2,1MCS-51单片机的物理结构及逻辑结构 22MCS-51单片机的片外总线结构 23MCS-51单片机的存储器配置 24CPU的时序及辅助电路
第2章 MCS-51单片机的硬件结构 2.1 MCS-51单片机的物理结构及逻辑结构 2.2 MCS-51单片机的片外总线结构 2.3 MCS-51单片机的存储器配置 2.4 CPU的时序及辅助电路
2.1MCS-51单片机的物理结构及逻辑结构 2.1MCS-51单片机的封装和引脚分配 212MCS-51单片机的系统结构 2.13MCS51单片机的引脚定义 2,1.4MCS51单片机硬件结构要点 21.5MCS-51单片机内部结 2,1.6输入输出(IO)端口结构 返回本章首页
2.1 MCS-51单片机的物理结构及逻辑结构 2.1.1 MCS-51单片机的封装和引脚分配 2.1.2 MCS-51单片机的系统结构 2.1.3 MCS-51单片机的引脚定义 2.1.4 MCS-51单片机硬件结构要点 2.1.5 MCS-51单片机内部结 2.1.6 输入/输出(I/O)端口结构 返回本章首页
40□Vcc 12□3 38 ATMEL 90S8515 PPPPPPPP 3456 5 36 PPPP 6 35 7 178 8031 RST/VPD[9 8051 8751 RXDP30口10 31□ EA/Vpp IXDP31口11 30□ALE/PROG INTP32□12 29□PSEN INTP33口13 28 TO/P34□14 27 单片机的引脚配置 TI/P 彐15 26□P WR/P3. 6 16 25□P2 RDP37口17 24□P23 图 XTAL 18 23□P22 XTALI 19 22□P21 20 21P
MCS- 51单片机的引脚配置图 P1.0 P1.1 P1.2 P1.3 P1.4 P1.5 P1.6 P1.7 RST/VPD RXD/P 3 . 0 TXD/P 3 . 1 INT 0 /P 3 . 2 INT 1 /P 3 . 3 T 0/P 3 . 4 T 1/P 3 . 5 WR/P 3 . 6 RD/P 3 . 7 XTAL2 XTAL 1 VSS 123456789 10 11 12 13 14 15 16 17 18 19 20 8031 8051 8751 40 39 38 37 36 35 34 33 32 31 30 29 28 27 26 25 21 22 23 24 VCC P0.0 P0.1 P0.2 P0.3 P0.4 P0.5 P0.6 P0.7 EA/Vpp ALE/PROG PSEN P2.7 P2.6 P2.5 P2.4 P2.3 P2.2 P2.1 P2.0 返回本节
212MCS51单片机的系统结构 时钟源 时钟电路 SFR和RAM ROM 定时/计数器 CPU 系统,总线 并行端口 串行端口 中断系统 PO PI P2 P TXD RXD INT。INT 图2-1MCS-51单片机系统结构示意图 下一贪
2.1.2 MCS-51单片机的系统结构 图2-1 MCS-51单片机系统结构示意图 时钟电路 SFR和RAM ROM CPU 定时/计数器 并行端口 串行端口 中断系统 系 统 总 线 时钟源 T0 T1 P0 P1 P2 P3 TXD RXD INT0 INT1 下一页
(1)一个8位微处理器CPU。 (2)数据存储器RAM和特殊功能寄存器SFR (3)内部程序存储器ROM。 (4)两个定时/计数器,用以对外部事件进行 计数,也可用作定时器。 (5)四个8位可编程的O(输入输出)并行 端口,每个端口既可做输入,也可做输出。 (6)一个串行端口,用于数据的串行通信 (7)中断控制系统。 (8)内部时钟电路。 下一贪
(1)一个8位微处理器CPU。 (2)数据存储器RAM和特殊功能寄存器SFR。 (3)内部程序存储器ROM。 (4)两个定时/计数器,用以对外部事件进行 计数,也可用作定时器。 (5)四个8位可编程的I/O(输入/输出)并行 端口,每个端口既可做输入,也可做输出。 (6)一个串行端口,用于数据的串行通信。 (7)中断控制系统。 (8)内部时钟电路。 下一页