、半导体存情器的组成 半导体存储器由地址寄存器,译码电路、存储体、 读/写控制电路、数据寄存器、控制逻辑等6个部分组成。 AB 地址寄存器 地址译码器 存储体 读写驱动器 数据寄 K> DB 存 器 MAR MDR 控制逻辑 启动 片选 读 图4.3存储器的基本组成
二、半导体存储器的组成 半导体存储器由地址寄存器,译码电路、存储体、 读/写控制电路、数据寄存器、控制逻辑等6个部分组成。 AB DB … … 启动 片选 读/写 图4.3 存储器的基本组成
1.存储体 ■■■■■■■■■■■■目■■■■■■■■■■■■目目■■■■■■■■■■目目目■■■■■■■■■■日目目目■■■■■■■■■■目日目目目■■■■■■ 基本存储电路是组成存储器的基础和核心 它用于存放一位二进制信息0”或1”。若干记 忆单元(或称基本存储电路)组成一个存储单元, 个存储单元一般存储一个字节,即存放8位二进 制信息,存储体是存储单元的集合体。 2.译码驱动电路 该电路实际上包含译码器和驱动器两部分 译码器的功能是实现多选1,即对于某一个输入的 地址码,N个输出线上有唯一一个高电平(或低电 平)与之对应
常用的地址译码有两种方式,即单译码和双 译码方式。 (1)单译码方式 单译码方式是一个N中取1”的译码器,如图 44所示。译码器输出驱动N根字线中的一根,每根 字线由M位组成。若某根字线被选中,则对应此线 上的M位信号便同时被读出或写入,经输出缓冲放 大器输出或输入一个M位的字
(1) 单译码方式
p个输入 A N取1译码器 基本存储电路 W W1 Wo M Dy 输出缓冲放大器 选中的字线 输出M位 位位线 N根字线 N=2P个地址 图44单译码寻址示意图
Ap-1 Ap-2 A1 A0 N 取 1 译 码 器 基本存储电路 p个输入 M 位 位 线 D0 D1 DM-1 N根字线 N=2 p个地址 W1 W0 … …… … 选中的字线 输出M位 Wn-1 输 出 缓 冲 放 大 器 图4.4 单译码寻址示意图
(2)双译码方式 双译码方式采用的是两级译码电路。当字选 择线的根数N很大时,N=2中的p必然也大,这时 可将p分成两部分,如:N=22=2×2=X×Y, 这样便将对N的译码分别由X译码和Y译码两部分 完成
(2) 双译码方式