第10章组合逻辑电路 例10.2分析图102所示电路的逻辑功能。 解该电路有八个输出端Y~Y,当E1=1、 E2=E3=0不成立时,与门输出低电平0,封锁了 输出端八个与非门,电路不能工作;当E1=1、 E=E,=0成立时,上述封锁作用消失,输出端 的状态随输入信号A2、A1、A0的变化而变化,电路 工作 三个输入端可以使电路工作或者不 工作,故称它们为使能端
第10章组合逻辑电路 例 10.2 分析图10.2所示电路的逻辑功能。 解该电路有八个输出端 ~ ,当E1 =1、 不成立时, 与门输出低电平0, 封锁了 输出端八个与非门, 电路不能工作; 当E1 =1、 成立时, 上述封锁作用消失, 输出端 的状态随输入信号A2、 A1、 A0的变化而变化, 电路 工作。 E1、 、 三个输入端可以使电路工作或者不 工作, 故称它们为使能端。 Y0 Y7 E2 = E3 = 0 E2 = E3 = 0 E2 E3
第10章组合逻辑电路 [1 EE 图10.23-8译码器逻辑电路图
第10章组合逻辑电路 & & & & & & & & Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7 1 1 1 & 1 1 E3 E2 E A0 A1 A2 1 图 10.2 3-8译码器逻辑电路图
第10章组合逻辑电路 当A2A1A=101时,A的低电平使Y2、Y3、Y Y输出高电平,A0的高电平进一步使Y 输出高 电平,A2的高电平进一步使Y1输出高电平。这样, 只有y输出低电平。因而得到Y的逻辑表达式为 AAA EEE
第10章组合逻辑电路 当A2A1A0 =101时, A1的低电平使 、 、 、 输出高电平, A0的高电平进一步使 、 输出高 电平, A2 输出高电平。 这样, 只有 输出低电平。 因而得到 的逻辑表达式为 2 3 6 7 0 4 1 5 5 5 = 2 1 0 E1 E2 E3
第10章组合逻辑电路 用同样的方法,可以写出所有输出端的逻辑表达式如下: 0 AA, Aieee 213 Y,=AA,AE,E、E 2135 Y2=A,AAOEEE3Y3= A2AAoeE2E3 4=A2AAEEE3, YS=A2AIAEERE3 Y6=A,,AOEEE3, Y,=A2AAEEE3 根据上述表达式可列出如表102所示的真值表
第10章组合逻辑电路 用同样的方法, 可以写出所有输出端的逻辑表达式如下: 1 2 3 7 2 1 0 1 2 3 0 6 2 1 0 1 2 3 1 4 2 1 0 1 2 3 5 2 1 0 1 2 3 2 1 2 3 3 0 2 2 1 1 2 3 1 2 1 0 1 2 3 0 1 2 0 , , , , , E E E E E E E E E E E E E E E E E E E E E E E E = = = = = = = = 根据上述表达式可列出如表10.2所示的真值表
第10章组合逻辑电路 表10.2真值表 输 人 出 E3:A2|A:AnY。1亞,|¥,至,豆。。Y E0 1××:×× 111 1111 1.1.1-11 0000 0 -00-00000 0 00110011 010 01010101 11101-111111 11110111 0 D1 000 11110111 1111111n1-1 1 0
第10章组合逻辑电路 表10.2 真值表