引脚图10.2图10.3>DI~DI:8位数字量输入信号,其中DI.为最低位,DI为最高位。CS:片选输入信号,低电平有效WR,:数据写入信号1,低电平有效
引脚 ➢ DI7~DI0:8位数字量输入信号,其中DI0为最 低位,DI7为最高位。 ➢ CS:片选输入信号,低电平有效。 ➢ WR1:数据写入信号1,低电平有效。 图10.2 图10.3
引脚(续)图10.2>ILE:输入寄存器的允许信号,高电平有效ILE信号和CS、WR,共同控制选通输入寄存器当ILE为高电平、CS和为WR,低电平时,LE为高电平,输入寄存器处于直通状态,数字输出随数字输入变化;否则,LE,为低电平,输入数据被锁存在输入寄存器中,输出端呈保持状态
引脚(续) ➢ ILE:输入寄存器的允许信号,高电平有效。 ILE信号和CS、WR1共同控制选通输入寄存器。 当ILE为高电平、CS和为WR1低电平时,LE1 为高电平,输入寄存器处于直通状态,数字 输出随数字输入变化;否则,LE1为低电平, 输入数据被锁存在输入寄存器中,输出端呈 保持状态。 图10.2
引脚(续)图10.2XFER:传送控制信号,低电平有效WR,:数据写入信号2,低电平有效。当XFER和WR,为低电平时,使LE,为高电平,DAC寄存器处于直通状态,输出随输入变化否则,将输入数据锁存在DAC寄存器中
引脚(续) ➢ XFER:传送控制信号,低电平有效。 ➢ WR2:数据写入信号2,低电平有效。当 XFER和WR2为低电平时,使LE2为高电平, DAC寄存器处于直通状态,输出随输入变化; 否则,将输入数据锁存在DAC寄存器中。 图10.2
引脚(续)图10.2>IoUT1:模拟电流输出1,它是逻辑电平为1的各位输出电流之和。当输入数字为全"1"时其值最大,为(255/256)(VREF/Rb);当输入数字为全“0"时,其值最小,为0。>IoUT2:模拟电流输出2。IouTi+ IouT2=常量。>Rh:反馈电阻引I出端。反馈电阻被制作在芯片内,可以直接接到外部运算放大器的输出端,用作外部运算放大器的反馈电阻
引脚(续) ➢ IOUT1:模拟电流输出1,它是逻辑电平为1的 各位输出电流之和。当输入数字为全“1”时, 其值最大,为(255/256)(VREF/Rfb);当输入数 字为全“0”时,其值最小,为0。 ➢ IOUT2:模拟电流输出2。IOUT1+ IOUT2 =常量。 ➢ Rfb:反馈电阻引出端。反馈电阻被制作在芯 片内,可以直接接到外部运算放大器的输出 端,用作外部运算放大器的反馈电阻。 图10.2
引脚(续)图10.2VREF:参考电压输入端。可接正电压,也可接负电压,范围为-10V~+10V。>Vcc:芯片电源电压,为+5V~+15V>AGND:模拟地>DGND :数字地
引脚(续) ➢ VREF:参考电压输入端。可接正电压,也可 接负电压,范围为-10V~+10V。 ➢ VCC:芯片电源电压,为+5V~+15V。 ➢ AGND:模拟地。 ➢ DGND:数字地。 图10.2