上次原理图 schi cattier signal Modulated□ VCARRIER VC IN AVSIGNAIL N Modulated Modulated OUT L OUT
上次原理图
上次原理图绘制 1.新建设计数据库,新建电路图文件 hierachy. prj 2.单击画原理图工具栏中的画层次电路工具,绘制方块电路 或Pace/ Sheet Symbo|菜单 3.设置方块电路属性:Name(如sch1)和 FileName(sch1.Sch) 4.设置方块电路大小和位置 5.单击画原理图工科栏中的层次电路输入输出口工具放置方块电路 端 6.设置端口属性:Name,输入腧输出类型 7.绘制方块电路间的导线 8.选择 Design/ Create sheet from symbol菜单命令,从上次电路图 生成次级电路图(本例中生成sch1.sch和sch2.sch) 9.分别绘制次级原理图
上次原理图绘制 1. 新建设计数据库,新建电路图文件hierachy.prj 2. 单击画原理图工具栏中的画层次电路工具,绘制方块电路 或Place/Sheet Symbol菜单 3. 设置方块电路属性:Name(如sch1)和FileName(sch1.sch) 4. 设置方块电路大小和位置 5. 单击画原理图工科栏中的层次电路输入输出口工具放置方块电路 端口 6. 设置端口属性:Name,输入/输出类型 7. 绘制方块电路间的导线 8. 选择Design/Create sheet from symbol菜单命令,从上次电路图 生成次级电路图(本例中生成sch1.sch和sch2.sch) 9. 分别绘制次级原理图
次级原理图(1) R10 R13 Modulated <Nodulated Q1 2222a 710k
次级原理图(1)
次级原理图(2) LIK OUT I.OUT lu modulated 03 2 r18
次级原理图(2)