基本技术工艺:CMoS CMOS: Complementary Metal Oxide Semiconductor NMOS(N-Type Metal Oxide Semiconductor) transistors PMOS (P-Type Metal Oxide Semiconductor) transistors °NMoS晶体管 ·向逻辑门施加高电平(HIGH、Vdd、5V) Ⅴdd=5V 将该晶体管变成导体 向逻辑门施加低电平(LoW、GND,0v) 关闭导通路径 GND=Ov Ⅴdd=5V °PMOS晶体管 向逻辑门施加高电平(HGH、Vdd、5V) 关闭导通路径 GND=Ov 向逻辑门施加低电平(LoW、GND,0v 将该晶体管变成导体 北京大学计算机科学技术系 计算机系统结构教研室
ñ¯M§¯æ*§cù ¯æù;étÐ@ e&026&RPSOHPHQWDU\0HWDO2[LGH6HPLFRQGXFWRU 102617\SH0HWDO2[LGH6HPLFRQGXFWRUWUDQVLVWRUV 302637\SH0HWDO2[LGH6HPLFRQGXFWRUWUDQVLVWRUV e1026J'u åe¼t ¬ G Ä+,*+Ã9GGà 9Å Ú¹J'u ¬ä Ð' åe¼t " G Ä/2:Ã*1'YÅ GÁÐîÃX e3026J'u åe¼t ¬ G Ä+,*+Ã9GGà 9Å GÁÐîÃX åe¼t " G Ä/2:Ã*1'YÅ Ú¹J'u ¬ä Ð' *\°_ª &026 9GG 9 *1' Y *1' Y 9GG 9
基本部件:CMOS反向器 Vdd 符号 电路 PMOS 入 出 入 出 NMOS 反向器工作过程 Vout Ⅴdd Vdd Vdd 充电 o开 出 开 放电 Vdd vin 北京大学计算机科学技术系 计算机系统结构教研室
ñ¯M§¯æ*§cù ¯æù;étÐ@ e¡å<¹0ß 9GG 9 Î úË Ã *\& &026 ýA 9 Î 9GG 9GG 9GG Î Ô Ô 9LQ 9RXW 9GG 9GG 3026 1026
基本部件:CMOS逻辑门 与非门( NAND Gate) 或非门( NOR Gate) A BlOut A blO Out 00 Out 001 011 10 10 B 00 10 Ⅴdd Ⅴdd Out Out 北京大学计算机科学技术系 计算机系统结构教研室
ñ¯M§¯æ*§cù ¯æù;étÐ@ *\& &026kÁ â2¼Ä1$1'*DWHÅ ê2¼Ä125*DWHÅ 9GG $ %2XW 9GG $ %2XW $ 2XW % $% 2XW $ % 2XW $ % 2XW
门比较 Ⅴdd Ⅴdd NAND Gate NOR Gate 如果PMoS晶体管较快,那么 就选用PMOS晶体管系列 首选或非门( NOR gate) °同样,如果H→L比L→H更关键,也首选或非门( NoR gate) °如果NMOS晶体管较快,那么 ·就选用NMos晶体管系列 首选与非门( NAND gate °同样,如果L→H比H→L更关键,也首选与非门( NAND gate 北京大学计算机科学技术系 计算机系统结构教研室
ñ¯M§¯æ*§cù ¯æù;étÐ@ ³ eVp 3026J'uW¿È w Ýü 3026J'uÏë jÝ ê2¼Ä125JDWHÅ eàÈVp +⇒ /¨ /⇒ +ÈG3jÝ ê2¼Ä125JDWHÅ eVp 1026J'uW¿È w Ýü 1026J'uÏë jÝ â2¼Ä1$1'JDWHÅ eàÈVp /⇒ +¨ +⇒ /ÈG3jÝ â2¼Ä1$1'JDWHÅ 9GG $ % 2XW 9GG $ % 2XW 1$1'*DWH 125*DWH
设计风格的选择范围 定制设计( Custom Design) 标准单元( Standard cel) 门阵列( Gate Array)/ PGA/PLD 门电路 门电路 定制 ALU 路由选择信道 标准 ALU 门电路 路由选择信道 定制 标准寄存器 寄存器堆 门电路 时间就是金钱! 北京大学计算机科学技术系 计算机系统结构教研室
ñ¯M§¯æ*§cù ¯æù;étÐ@ îÑþl´93$ *(¾ ¾*ð *(¾ ¾*ð *(¾ ³y$/8 ³yÉv *(¾ G%Å%æ G% Évp n uÄ&XVWRP'HVLJQÅ Û)Ä6WDQGDUG&HOOż ëÄ*DWH$UUD\Å)3*$3/' G% $/8 ÊÈ¥