K=1×/ 状态图 0×/ ×1/ CP「L「L「L「L「L 波 形 K 图 在数字电路中,凡在CP时钟脉冲控制下,根据输 入信号J、K情况的不同,具有置0、置1、保持和 翻转功能的电路,都称为/触发器
0 1 JK=1×/ ×1/ 0×/ ×0/ 状 态 图 CP J K Q Q 波 形 图 在数字电路中,凡在CP时钟脉冲控制下,根据输 入信号J、K情况的不同,具有置0、置1、保持和 翻转功能的电路,都称为JK触发器
3、同步D触发器(D锁存器) 3& G3& &|G4 ID C1 R R D CP D CP D CP (a)D触发器的构成(b)D触发器的简化电路(c)逻辑符号 将S=D、R=D代入同步RS触发器的特性方程,得同步 D触发器的特性方程 Q1=S+RQy=D+D"=DCP=1期间有效
3、同步D触发器(D锁存器) G3 G4 G1 G2 S R D G1 G2 CP Q Q (a) D 触发器的构成 1 D D CP 1D C1 Q Q (c) 逻辑符号 CP G3 G4 & & Q Q (b) D 触发器的简化电路 S R & & & & & & Q S RQ D DQ D n n n = + = + = +1 CP=1期间有效 将S=D、R=D代入同步RS触发器的特性方程,得同步 D触发器的特性方程:
D=1/ 状态图 0/ CP 波形 D 图 在数字电路中,凡在CP时钟脉冲控制下,根据输 入信号D情况的不同,具有置0、置1功能的电路, 都称为D触发器
0 1 D=1/ 0/ 0/ 1/ 状 态 图 波 形 图 在数字电路中,凡在CP时钟脉冲控制下,根据输 入信号D情况的不同,具有置0、置1功能的电路, 都称为D触发器。 CP D Q Q
CP 集成同步D触发器 c4D4g4Q2G3033DhD494D3030302929 161514131211109 1615141312 109 74LS375 CC4042 45678 345678 ID 10 10 1G 20 2@ 2D GND 40 10 10 ID CP POL 2DVss (a)S375的引脚图 (b)C的引脚图 POL=1时,CP=1有效,锁存 CP1、 的内容是CP下降沿时刻D的值; POL=0时,CP=0有效,锁存 的内容是CP上升沿时刻D的值
(a) 74LS375 的引脚图 16 15 14 13 12 11 10 9 74LS375 1 2 3 4 5 6 7 8 VCC 4D 4Q 4Q 2G 3Q 3Q 3D 1D 1Q 1Q 1G 2Q 2Q 2D GND (b) CC404 的引脚图 16 15 14 13 12 11 10 9 CC4042 1 2 3 4 5 6 7 8 VD D 4Q 4D 3D 3Q 3Q 2Q 2Q 4Q 1Q 1Q 1D C P POL 2D VSS 集成同步D触发器 CP1、2 CP3、4 POL=1时,CP=1有效,锁存 的内容是CP下降沿时刻D的值; POL=0时,CP=0有效,锁存 的内容是CP上升沿时刻D的值
313主从触发器 1、主从RS触发器 工作原理 (1)接收输入信号过程 G3\g从触发器&(oCP CP=1期间:主触发器控制门G7 Gg打开,接收输入信号R、S,有 0 S+RO 5& 9 RS=O G7&主触发器&Gs 从触发器控制门G3、G4封锁,其 状态保持不变。 R CP (a)逻辑电路
3.1.3 主从触发器 1、主从RS触发器 G5 G6 G1 G2 G7 主触发器 G8 Qm Qm G3 & 从触发器 G & 4 Q Q & & 1 S R CP CP G9 (a) 逻辑电路 & & & & 工作原理 (1)接收输入信号过程 CP=1期间:主触发器控制门G7、 G8打开,接收输入信号R、S,有: 从触发器控制门G3、G4封锁,其 状态保持不变。 = = + + 0 1 RS Q S RQ n m n m 1 0