4.1S3C2410X概述 S3C2410X是韩国三星公司推出的16/32位RISC 微控制器,其CPU采用的是ARM920T内核,加上 丰富的片内外设,为手持设备和其它应用,提供了 低价格、低功耗、高性能微控制器的解决方案。 、主要特性 ·具有16KB指令 Cache、16KB数据 Cache和存储器 管理单元MMU。 外部存储器控制器,可扩展8组,每组128MB,总 容量达1GB;支持从 Nand flash存储器启动
4.1 S3C2410X概述 S3C2410X是韩国三星公司推出的16/32位RISC 微控制器,其CPU采用的是ARM920T内核,加上 丰富的片内外设,为手持设备和其它应用,提供了 低价格、低功耗、高性能微控制器的解决方案。 一、主要特性 • 具有16KB指令Cache、 16KB数据Cache和存储器 管理单元MMU。 • 外部存储器控制器,可扩展8组,每组128MB,总 容量达1GB;支持从Nand flash存储器启动
55个中断源,可以设定1个为快速中断,有24个外 部中断,并且触发方式可以设定。 4通道的DMA,并且有外部请求引脚。 3个通道的UART,带有16字节的 TXRXFIFO,支 持IrDA1.0功能。 具有2通道的SPI、1个通道的IC串行总线接口和1 个通道的IS音频总线接口。 有2个USB主机总线的端口,1个USB设备总线的端 有4个具有PWM功能的16位定时器和1个16位内部 定时器。 8通道的10位AD转换器,最高速率可达500kB/s; 提供有触摸屏接口。 具有117个通用ⅣO口和24通道的外部中断源
• 55个中断源,可以设定1个为快速中断,有24个外 部中断,并且触发方式可以设定。 • 4通道的DMA,并且有外部请求引脚。 • 3个通道的UART,带有16字节的TX/RX FIFO,支 持IrDA1.0功能。 • 具有2通道的SPI、1个通道的IIC串行总线接口和1 个通道的IIS音频总线接口。 • 有2个USB主机总线的端口,1个USB设备总线的端 口。 • 有4个具有PWM功能的16位定时器和1个16位内部 定时器。 • 8通道的10位A/D转换器,最高速率可达500kB/s; 提供有触摸屏接口。 • 具有117个通用I/O口和24通道的外部中断源
兼容MMC的SD卡接口 具有电源管理功能,可以使系统以普通方式、慢速 方式、空闲方式和掉电方式工作。 看门狗定时器。 具有日历功能的RTC 有LCD控制器,支持4K色的STN和256K色的TFT 配置有DMA通道。 具有PLL功能的时钟发生器,时钟频率高达 203MHz。 双电源系统:18/2.0V内核供电,3.3V存储器和IO 供电
• 兼容MMC的SD卡接口。 • 具有电源管理功能,可以使系统以普通方式、慢速 方式、空闲方式和掉电方式工作。 • 看门狗定时器。 • 具有日历功能的RTC。 • 有LCD控制器,支持4K色的STN和256K色的TFT, 配置有DMA通道。 • 具有PLL功能的时钟发生器,时钟频率高达 203MHz。 • 双电源系统:1.8/2.0V内核供电,3.3V存储器和I/O 供电
ARM920T PA310 nstruction MMU CACHE Copra (16KB) nterface c131 I-A31:0 二、系统结构 ARM9TDMI JTAG ( Internal Embedded IcE) DDI31 Write Buffer H DvA31:0] DVA[31: 0] 主要由两大部分 Data WBPA31: 0 16KB RAM DPA31:0 构成: LCD LCD BUS CONT CONT. DMA ARM920T内核 USB Host CoNT K今Bk<→ Interrupt CONT 片内外设。 ExtMaster Management NAND CONT NAND Flash Boot <e Memory CONT SRAM/NORSDRAM Clock Generator Bridge DMA (4Ch) ART O, 1, 2 USB Device AN SDIMMC BKD GPIO Watchdog BUS CONT ADC SPI O
二、系统结构 主要由两大部分 构成: ARM920T内核 片内外设
1、ARM920T内核 由三部分:ARM9内核ARM9TDMI、32KB的 Cache、MMU。 ARM920T PAB31:0] Instruction Instruction External MMU CACHE Coproc (16KB Interface c13 A[310 ID[31: 0] ARM9TDMI AMBA JTAG Processor core Bus (Internal Embedded ICE) Write Buffer DvA[31:0 c13 DVA[31: 0) Data Write Back Data WBPA[1: 01 CACHE PA Tag MMU 16KB) RAM DPA31: 0
1、ARM920T内核 由三部分:ARM9内核ARM9TDMI、32KB的 Cache、MMU