随机存储器(RAM技术 一为什么计算机设计人员需要了解RAM技术? 处理器的性能通常受到存储器代宽的限制 ·随着集成电路密度的增加一些存储器将和处理器集成在同 芯片上 片载存储器来满足特殊需求 指令 cache 数据 cache 写缓冲器 m为什么不用触发器技术来实现RAM? ·密度RAM需要更高的密度 北京大学计算机科学技术系 计算机系统结构教研室
Ñ7å_ª:å~6 _ª:QF] ¿jØ 5$0°_ uku,ÔUZ·5$0T" ØÚ<XûÑî«,|<·X$ cä ÃzXrt Ôo,|<Ú`ØÚ<äüà ÔÞ Q,|<9µM^Ô Û¸FDFKH DBFDFKH mç< áüº¥<T9r5$0" z 5$0ÔUȬXz
技术工艺发展趋势 容量 速度 逻辑电路:三年两倍三年两倍 DRAM:三年四倍十年14倍 Disk 三年两倍十年14倍 DRAM 年代容量时钟周期 198064Kb250ns 1983256Kb220ns 19861Mb190ns 19894Mb165ns 199216Mb145ns 199564Mb120ns 北京大学计算机科学技术系 计算机系统结构教研室
Ñ7å_ª:å~6 _ª:QF] °_ª »ï £ óz e à ÝHøá ÝHøá '5$0 ÝH¯á Há 'LVN ÝHøá Há '5$0 H· £ Ês<ó .E QV .E QV 0E QV 0E QV 0E QV 0E QV
微处理器-DRAM的延迟差距 1000 Proc CPU 60%yr ocEoEo 100 Processor-Memory Performance Gap 10 L (grows 50%/year) Y DRAM DRAM 7%/yr 器8爵8器图图图 Time 北京大学计算机科学技术系 计算机系统结构教研室
Ñ7å_ª:å~6 _ª:QF] ØÚ<'5$0Xʳ± 1 10 100 1000 3URFHVVRU0HPRU\ 3HUIRUPDQFH*DS JURZV\HDU 3HUIRUPDQFH 7LPH 3URF \U CPU '5$0 '5$0 \U