丁2.1318051单片机的引脚及功能 MCS-51单片机的封装形式有两种,一种是双列直插式(|P 封装,另一种是方形封装 8051的40个引脚可分为: 电源引脚2根 时钟引脚2根 控制引脚4根 1/0引脚32根 由于8051单片机是高性能的单片机,同时受到引脚数目的 限制,所以有部分引脚具有第二功能。 清华大学出版社⑨
http://www.wenyuan.com.cn/webnew/ 2.1.3 8051单片机的引脚及功能 ◼ MCS-51单片机的封装形式有两种,一种是双列直插式(DIP) 封装,另一种是方形封装。 ◼ 8051的40个引脚可分为: ⚫ 电源引脚2根 ⚫ 时钟引脚2根 ⚫ 控制引脚4根 ⚫ I/O引脚32根 ◼ 由于8051单片机是高性能的单片机,同时受到引脚数目的 限制,所以有部分引脚具有第二功能
ISINGHU851单片机引脚图 Vss VcC RST/VpD P10口1 40 R Vcc XTALI P1.1口2 39口P00 P1.2 38口P0.1 P0.2 XTAL2 P0口 P13口4 P14 36日P0.3 P1.5口6 35日P0.4 P16口7 34P0.5 P17口8 33P0.6 RSTVPD D9805132日P7 PSEN 8051 RXD/P30日10 31 FEA/V ALE/PROG 30口 ALE/ PROG P1口 TXD/P3.1011 INTO/P3.2口12 29口 PSEN INTP3.3口13 28口P2.7 TOP34口14 27P2.6 TlP35日1526日P2.5 WR/P3.6口16 2 P24 RDP37口17 P3口 XTAL2 0 18 23口P22 XTAL1口19 2 P2.1 Vo 21口P2.0 D|P引脚图 清华天学出版画
http://www.wenyuan.com.cn/webnew/ 8051单片机引脚图 图 2-3 8051 单片机引脚图 P1.0 XTAL2 P1.2 P1.3 P1.4 P1.5 P1.6 P1.7 P0.1 P0.2 P0.3 P0.4 P0.5 P0.6 P0.7 P2.1 P2.2 P2.3 P2.4 P2.5 P2.6 P2.7 XTAL1 RST/VPD VSS P2.0 P1.1 P0.0 1 3 4 5 6 7 8 2 10 9 8051 11 13 14 15 16 17 18 12 19 20 40 38 37 36 35 34 33 39 31 32 30 28 27 26 25 24 23 29 22 21 RXD/P3.0 TXD/P3.1 T0/P3.4 T1/P3.5 VCC PSEN ALE/PROG EA/VPP INT0/P3.2 INT1/P3.3 WR/P3.6 RD/P3.7 17 8051 VSS VCC RST/VPD XTAL1 XTAL2 EA/VPP PSEN ALE/PROG P3 口 P2 口 P1 口 P0 口 DIP引脚图 逻辑符号
8051引脚的功能描述 TYPRESSE=m 电源引脚②2根) v(40脚):电源端,接+5V电源。 vs(20脚):接地端。 时钟引脚(2根) XTAL1(19脚):接外部晶振和微调电容的一端。采用外部时 钟电路时,对HM0S型工艺的单片机,此引脚应接地;对 CHM0S型而言,此引脚应接外部时钟的输入端。 XTAL2(18脚):接外部晶振和微调电容的另一端。使用外部 时钟时,对HM0S型工艺的单片机,此引脚应接外部时钟的输 入端;对HM0S型而言,此引脚悬空。 清华大学出版社⑨
http://www.wenyuan.com.cn/webnew/ 8051引脚的功能描述(一) ◼ 电源引脚(2根) ⚫ VCC(40脚):电源端,接+5V电源。 ⚫ VSS(20脚):接地端。 ◼ 时钟引脚(2根) ⚫ XTAL1(19脚):接外部晶振和微调电容的一端。采用外部时 钟电路时,对HMOS型工艺的单片机,此引脚应接地;对 CHMOS型而言,此引脚应接外部时钟的输入端。 ⚫ XTAL2(18脚):接外部晶振和微调电容的另一端。使用外部 时钟时,对HMOS型工艺的单片机,此引脚应接外部时钟的输 入端;对CHMOS型而言,此引脚悬空
8051引脚的功能描述(二) 控制引脚4) RSITY PRES (9脚):复位信号/备用电源输入引脚。 当RST引脚保持两个机器周期的高电平后,就可以使8051完成复位操作。该引 脚的第二功能是∨p,即备用电源的输入端,具有掉电保护功 若在该引脚接 +5V备用电源,在使用中若主电源∨℃掉电,可保护片内RAM中的信息不丢失。 ALE/PROG(30脚):地址锁存允许信号输出/编程脉冲输入引脚。当CPU访问片 外存储器时,AL输出信号控制锁存P0口输出的低8位地址,从而实现P0口数据 与低位地址的分时复用。当8051上电正常工作后,自动在ALE端输出频率为 fosc/6的脉冲序列(fosc代表振荡器的频率 该引脚的第二功能pR0G是对8751内部4 KB EPROM编程写入时,作为编程脉冲 的输入端。 F^(31脚):外部程序存储器地址允许输入端/编程电压输入端 当EA接高电平时,CPU执行片内ROM指令,但当PC值超过0FFFH时,将自动转 去执行片外ROM指令;当EA接低电平时,CPU只执行片外ROM指令。对于8031, 由于其无片内ROM,故其EA必须接低电平 该引脚的第二功能p是对8751片内 EPROM编程写入时,作为21V编程电压的输 入 PSEN(29脚):片外ROM读选通信号端。 在读片外ROM时,PSEN有效,为低电平,以实现对片外ROM的读操作。 清华大学出版社⑨
http://www.wenyuan.com.cn/webnew/ 8051引脚的功能描述 (二) ◼ 控制引脚(4根) ⚫ RST/VPD(9脚):复位信号/备用电源输入引脚。 当RST引脚保持两个机器周期的高电平后,就可以使8051完成复位操作。该引 脚的第二功能是VPD,即备用电源的输入端,具有掉电保护功能。若在该引脚接 +5V备用电源,在使用中若主电源VCC掉电,可保护片内RAM中的信息不丢失。 ⚫ ALE/PROG (30脚):地址锁存允许信号输出/编程脉冲输入引脚。当CPU访问片 外存储器时,ALE输出信号控制锁存P0口输出的低8位地址,从而实现P0口数据 与低位地址的分时复用。当8051上电正常工作后,自动在ALE端输出频率为 fosc/6的脉冲序列(fosc代表振荡器的频率)。 该引脚的第二功能PROG是对8751内部4KB EPROM编程写入时,作为编程脉冲 的输入端。 ⚫ EA/VPP(31脚):外部程序存储器地址允许输入端/编程电压输入端。 当EA接高电平时,CPU执行片内ROM指令,但当PC值超过0FFFH时,将自动转 去执行片外ROM指令;当EA接低电平时,CPU只执行片外ROM指令。对于8031, 由于其无片内ROM,故其EA必须接低电平。 该引脚的第二功能VPP是对8751片内EPROM编程写入时,作为21V编程电压的输 入端。 ⚫ PSEN(29脚):片外ROM读选通信号端。 在读片外ROM时,PSEN有效,为低电平,以实现对片外ROM的读操作
8051引脚的站能述(三)RBs 00100101011011010 ■1/0引脚(4×8=32根) P0.0~P0.7(39~32脚):P0口的8位双向/0口线。 PO口即可作地址/数据总线使用,又可作通用的0口使用。 当CPU访问片外存储器时,P0口分时先作低8位地址总线 后作双向数据总线,此时,P0口就不能再作0口使用了。 P1.0~P1.7(1~8脚):P1口的8位准双向/0口线。 P1口作为通用的0口使用 P2.0~P2.7(21~28脚):P2口的8位准双向1/0口线。 P2口即可作为通用的0口使用,也可作为片外存储器的高 8位地址总线,与P0口配合,组成16位片外存储器单元地址。 P3.0~P3.7(10~17脚):P3口的8位准双向|/0口线。 P3口除了作为通用的0口使用之外,每个引脚还具有第二 功能。 清华大学出版社⑨
http://www.wenyuan.com.cn/webnew/ 8051引脚的功能描述 (三) ◼ I/O引脚(4×8=32根) ⚫ P0.0~P0.7(39~32脚):P0口的8位双向I/O口线。 P0口即可作地址/数据总线使用,又可作通用的I/O口使用。 当CPU访问片外存储器时,P0口分时先作低8位地址总线, 后作双向数据总线,此时,P0口就不能再作I/O口使用了。 ⚫ P1.0~P1.7(1~8脚):P1口的8位准双向I/O口线。 P1口作为通用的I/O口使用。 ⚫ P2.0~P2.7(21~28脚):P2口的8位准双向I/O口线。 P2口即可作为通用的I/O口使用,也可作为片外存储器的高 8位地址总线,与P0口配合,组成16位片外存储器单元地址。 ⚫ P3.0~P3.7(10~17脚):P3口的8位准双向I/O口线。 P3口除了作为通用的I/O口使用之外,每个引脚还具有第二 功能