5.2几种常用的芯片-带有三态门输出的锁存器 74LS373功能 CLK OEG D 8 692 0 0 0 3 D 14|D;o5 0 0 保持 D6 Qe 1XX为高阻 D O 19 7 (i=0~7) OE 回 G 锁存器74LS373 74LS373逻辑及引脚 在实际应用中可作为地址总线或控制总线单向驱动锁存以及输 出端口的接口芯片
5.2 几种常用的芯片-带有三态门输出的锁存器 xtwang@mail.xidian.edu.cn D0 D1 D2 D3 D4 D5 D6 D7 OE G Q0 Q1 Q2 Q3 Q4 Q5 Q6 Q7 3 4 7 8 13 14 17 18 1 11 2 5 6 9 15 12 16 19 ~ OE G 0 1 0 1 1 X 为高阻 Di Qi 0 0 1 1 X 0 0 X 保持 (i= 0 7) 74LS373逻辑及引脚 74LS373功能 在实际应用中可作为地址总线或控制总线单向驱动锁存以及输 出端口的接口芯片。 Q DI0 DO0 DI1 DI2 DI3 DI4 DI5 DI6 DI7 1 STB 1 OE DO1 DO2 DO3 DO4 DO5 DO6 DO7 D CLK 锁存器74LS373
Contents 41总线定义及分类 几种常用芯片 38086的引脚功能及时序 系统总线的形成 5 8088与8086的差异 xtwang@mailxidian.edu.cn XIDIAN UNIVERSITY
xtwang@mail.xidian.edu.cn Contents 1 总线定义及分类 2 几种常用芯片 3 8086的引脚功能及时序 4 系统总线的形成 5 8088与8086的差异
538086的引脚功能与时序 538086的引脚功能与时序 reriO ITIESrmm Ptox 19786lnte8086 29000 Transistors 3um xtwang@mailxidian.edu.cn XIDIAN UNIVERSITY
5.3 8086的引脚功能与时序 xtwang@mail.xidian.edu.cn 5.3 8086的引脚功能与时序 1978/6 Intel 8086 29000 Transistors 3um
15555 538086的引脚功能与时序 GND ADI ADI3 38 A16/S3 AD12 A17/S4 ADIl A18/S5 ADIO A19/S6 AD9 AD8 23456789 BHE/S INTEL MN/MX 最大方式 AD7 8086 RD AD6 10 CPU HOLD (RQ/GTO AD5 30 HLDA (RQ/GT1) AD4 WR (LOCK) AD3 (S2) AD2 2 DT/R (S1) ADI ADO 56 (S0) 25F ALE (QS0) NMI 17 INTA (Qs1) INTR TEST CLK 19 READY GND RESET 8086引脚说明最小方式 xtwang@mailxidian.edu.cn XIDIAN UNIVERSITY
5.3 8086的引脚功能与时序 xtwang@mail.xidian.edu.cn 8086引脚说明 (RQ/GTO) (RQ/GT1) (LOCK) (S2) (S1) (S0) (QS0) (QS1) 最大方式 最小方式 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 GND AD14 AD13 AD12 AD11 AD10 AD9 AD8 AD7 AD6 AD5 AD4 AD3 AD2 AD1 AD0 NMI INTR CLK GND INTEL 8086 CPU Vcc AD15 A16/S3 A17/S4 A18/S5 A19/S6 BHE/S7 MN/MX RD HOLD HLDA WR M /IO DT/R DEN ALE INTA TEST READY RESET
15555 5.38086的引脚功能与时序 引脚的功能: 微处理器通过这些引脚与外部的逻辑部件连接, 完成信息的交换 1.与存储器之间交换信息(指令及数据); 2.与工/O设备之间交换信息; 3.能输入和输出必要的信号 CPU引脚 微处理级总线 ③历无子件拨大孝 XIDIAN UNIVERSITY
引脚的功能: 微处理器通过这些引脚与外部的逻辑部件连接, 完成信息的交换。 1. 与存储器之间交换信息(指令及数据); 2. 与I/O设备之间交换信息; 3. 能输入和输出必要的信号。 CPU引脚 微处理级总线 5.3 8086的引脚功能与时序