应用10.2.2自动频率微调电路(简称AFC电路)V图10一9是一个调频通信机的AFC系统的方框图。这里是以固定中频f作为鉴频器的中心频率,亦作为AFC系统的标准频率当混频器输出差频f=f。-f、不等于f时,鉴频器即V有误差电压输出,通过低通滤波器,得到直流电压输出,用来控制本振(压控振荡器),从而使f改变,直到f'一f减小到等于剩余频差为止。这固定的剩余频差叫做剩余失谐
自动频率微调电路(简称AFC电路) ➢ 图10―9是一个调频通信机的AFC系统的方框图。这 里是以固定中频fI作为鉴频器的中心频率,亦作为 AFC系统的标准频率。 ➢ 当混频器输出差频 不等于fI时,鉴频器即 有误差电压输出,通过低通滤波器,得到直流电压 输出,用来控制本振(压控振荡器),从而使f0改 变,直到 减小到等于剩余频差为止。这固定 的剩余频差叫做剩余失谐。 10.2.2 应用 I 0 s f f f = − I I f f −
中心教f=-flf鉴频中放混频一低放fJo低通本振滤波器(压控振)图10一9调频通信机的AFC系统方框图
图10―9 调频通信机的AFC系统方框图 f s 混 频 中 放 鉴 频 f I = f| s -f 0 | f I 中心频率f I 本 振 (压控振 ) 低 放 低 通 滤波器 f 0
10.3锁相环路10.3.1工作原理锁相环PLL是一个相位负反馈控制系统。它由鉴相器(Phase Detector,缩写为PD)、环路滤波器(LoopFilter, 缩写为 LF)和电压控制振荡器(VoltageControlledOscillator,缩写为VCO)三个基本部件组成如图7一10所示u.(t)u.(tu.(t)altPDLFVCOO参考信号输出信号图10一10锁相环的基本构成
10.3 锁相环路 10.3.1 工作原理 锁相环PLL是一个相位负反馈控制系统。它由鉴 相器(Phase Detector,缩写为PD)、环路滤波器(Loop Filter, 缩写为 LF) 和 电 压 控 制 振 荡 器 (Voltage Controlled Oscillator,缩写为VCO)三个基本部件组成, 如图7―10所示。 图10―10 锁相环的基本构成 参 考 信 号 PD u r (t) LF u d (t) VCO u c (t) u o (t) 输 出 信 号
设参考信号为(10—4)u,(t)=U,sin[o,t+e.(t)若参考信号是未调载波时,则0.(t)=0,=常数。设输出信号为(10—5)u,(t)=U, cos[o,t+,(t))两信号之间的瞬时相差为(10—6)0.(t)=(0,t+0)-(0t+(t))=(0, -0)t+0, -0(t)由频率和相位之间的关系可得两信号之间的瞬时频差为de,(t)de,(t)(10-7)0-0dtdt
设参考信号为 ( ) sin[ ( )] u t U t t r r r r = + (10―4) 若参考信号是未调载波时,则θr (t)=θr =常 数。设输出信号为 ( ) cos[ ( )] u t U t t o o o o = + (10―5) 两信号之间的瞬时相差为 0 0 0 0 ( ) ( ) ( ( )) ( ) ( ) e r r r r t t t t t t = + − + = − + − (10―6) 由频率和相位之间的关系可得两信号之间的瞬时 频差为 0 0 ( ) ( ) e r d t d t dt dt = − − (10―7)
锁定后两信号之间的相位差表现为一固定的稳态值。即de,(t)=0lim(10—8)dtt-→00此时,输出信号的频率已偏离了原来的自由振荡频率o(控制电压u.(t)=0时的频率),其偏移量由式(10一7)和(10一8)得到为de,(t)(109)0,-0dt这时输出信号的工作频率已变为de,(t)d((ot +(t)= 0 +(1010)0dtdt
锁定后两信号之间的相位差表现为一固定 的稳态值。即 0 ( ) lim e t d t dt → = (10―8 此时,输出信号的频率已偏离了原来的自由 振荡频率ω0 (控制电压uc (t)=0时的频率),其偏移 量由式(10―7)和(10―8)得到为 0 0 ( ) r d t dt = − (10―9) 这时输出信号的工作频率已变为 ( ) 0 0 0 0 ( ) ( ) r d d t t t dt dt + = + = (10―10)