基本RS触发器的特点 (1)触发器的次态不仅与输入信号状态有关,而且与触 发器的现态有关 (2)电路具有两个稳定状态,在无外来触发信号作用时, 电路将保持原状态不变。 (3)在外加触发信号有效时,电路可以触发翻转,实现 置0或置1 (4)在稳定状态下两个输出端的状态和必须是互补关系, 即有约束条件。 在数字电路中,凡根据输入信号R、S情况的 不同,具有置0、置1和保持功能的电路,都 称为R触发器
基本RS触发器的特点 (1)触发器的次态不仅与输入信号状态有关,而且与触 发器的现态有关。 (2)电路具有两个稳定状态,在无外来触发信号作用时, 电路将保持原状态不变。 (3)在外加触发信号有效时,电路可以触发翻转,实现 置0或置1。 (4)在稳定状态下两个输出端的状态和必须是互补关系, 即有约束条件。 在数字电路中,凡根据输入信号R、S情况的 不同,具有置0、置1和保持功能的电路,都 称为RS触发器
1112同步RS触发器 O os0 G & R S CP R & & S CP R S CP R (a)逻辑电路 (b)逻辑符号 CP=0时,R=S=1,触发器保持原来状态不变。 CP=1时,工作情况与基本RS触发器相同
11.1.2 同步RS触发器 G1 G2 G3 G4 S CP R & Q Q S CP R S CP R Q Q Q Q (a) 逻辑电路 (b) 逻辑符号 & & & S' R' CP=0时,R'=S'=1,触发器保持原来状态不变。 CP=1时,工作情况与基本RS触发器相同
功能表 CP R SO 功能 保持 00保持 置1 10 置0 不定不允许
功能表 CP R S Q n +1 功能 0 × × Q n 保持 1 1 1 1 0 0 0 1 1 0 1 1 Q n 1 0 不定 保持 置 1 置 0 不允许
主(1)时钟电平控制。在CP=1期间接收输入信号 要CP=0时状态保持不变,与基本RS触发器相比,对触 发器状态的转变增加了时间控制 (2)R、S之间有约束。不能允许出现R和S同时为1 点的情况,否则会使触发器处于不确定的状态。 「{「「「L 波形图 不!置!不!置↓不!置↓不!置!不!不!不 变!11变10:变11变101变1变1变
主 要 特 点 波 形 图 (1)时钟电平控制。在CP=1期间接收输入信号, CP=0时状态保持不变,与基本RS触发器相比,对触 发器状态的转变增加了时间控制。 (2)R、S之间有约束。不能允许出现R和S同时为1 的情况,否则会使触发器处于不确定的状态。 CP R S Q Q 不 变 不 变 不 变 不 变 不 变 不 变 置 1 置 0 置 1 置 0 不 变
111.3主从JK触发器 主 CP 1发 从触发 K R1器Q 器Q2 SpJc KRpI (a)电路 (b)逻辑符号 工(1)接收输入信号的过程。 CP=1时,主触发器被打开,可以接收输入信号JK,其 作输出状态由输入信号的状态决定。但由于CP=0,从触发 原器被封锁,无论主触发器的输出状态如何变化,对从触 理发器均无影响,即触发器的输出状态保持不变
& & (a) 电路 Q Q (b) 逻辑符号 S D J C K RD S2 Q2 C2 R2 Q2 从 触 发 器 S1 Q1 C1 R1 Q1 主 触 发 器 1 J CP K SD RD Q Q 11.1.3 主从JK触发器 工 作 原 理 (1)接收输入信号的过程。 CP=1时,主触发器被打开,可以接收输入信号J、K,其 输出状态由输入信号的状态决定。但由于CP=0,从触发 器被封锁,无论主触发器的输出状态如何变化,对从触 发器均无影响,即触发器的输出状态保持不变。 0 1