()公引瞬说明 地址总线 数据总线 时钟信号 G中断信号 就绪等待信号 21 2021年2月10日 GUI XIAOLIN
2021 年 2 月10 日 GUI XIAOLIN 21 (1)、公共引脚说明 地址总线 数据总线 时钟信号 中断信号 就绪/等待信号
①步交通大m ①地址总线 A15 38A16/S3 独立输出之高8位地 36 址:A8~A15 35A1956 分时输出的AD0~AD7 通过锁存器产生低8位地 址A0~A7.Pin16 8088 分时输出的A16S3~19S6, 通过锁存器产生最高4位【Amcd 地址A6 19 共20地址线,寻址密间 为:220=1M 22 202
2021 年 2 月10 日 GUI XIAOLIN 22 ① 地址总线 Intel 8088 123456789 10 11 12 13 14 15 16 17 18 19 20 40 39 38 37 36 35 34 33 32 31 30 29 28 27 26 25 24 23 22 21 独立输出之高 8位地 址: A 8 ~ A15 A8 A14 A15 AD0 AD7 A16/S3 A19/S6 分时输出的AD 0 ~AD 7 , 通过锁存器产生低 8位地 址 A 0 ~ A 7 , Pin16~9 分时输出的 A16/S 3 ~19/S 6 , 通过锁存器产生最高 4 位 地址 A16 ~ A19 共20根地址线,寻址空间 为: 2 20 =1M
A15 数据总线 38A16/S3 分时输出的AD0~AD7, 36 A196 直接产生8位数据D6~D, Pin16-9 8088 共8根数据线,字长为:8位出 AD016 23 2021年2月10日 GUI XIAOLIN
2021年2月10日 GUI XIAOLIN 23 数据总线 Intel 8088 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 40 39 38 37 36 35 34 33 32 31 30 29 28 27 26 25 24 23 22 21 A8 A14 A15 AD0 AD7 A16/S3 分时输出的AD0~AD7, A19/S6 直接产生8位数据D0~D7 Pin16~9 共8根数据线,字长为:8位
时钟信号 A15 38A16/S3 时钟输入:CLK,Pin-19 36 35A1956 为8088提供基准,来自 8284芯片,为4.7NMHZ 8088 不可屏蔽中断信号 不可屏蔽中断请求:NMI AD016 输入,上升沿触发。IT2 Pin-17 CLK 24 2021年2月10日 GUI XIAOLIN
2021 年 2 月10 日 GUI XIAOLIN 24 时钟信号 Intel 8088 123456789 10 11 12 13 14 15 16 17 18 19 20 40 39 38 37 36 35 34 33 32 31 30 29 28 27 26 25 24 23 22 21 A8 A14 A15 AD0 AD7 A16/S3 时钟输入:CLK ,Pin A19/S6 -19 为8088提供基准,来自 8284芯片,为4.77MHZ 不可屏蔽中断请求:NMI , 输入,上升沿触发。INT 2 , Pin -17 CLK NMI 不可屏蔽中断信号
可屏蔽中断 A15 38A16/S3 可屏蔽中断请求:INTR, 36 输入,高电平触发。Pin-18 35A1956 中断允许标志可屏蔽中断请 求 总线周期的最后一个时钟周 8088 期检测INTR。 可以通过8259扩充中断源。 AD016 NMI INTR CLK 25 2021年2月10日 GUI XIAOLIN
2021 年 2 月10 日 GUI XIAOLIN 25 可屏蔽中断 Intel 8088 123456789 10 11 12 13 14 15 16 17 18 19 20 40 39 38 37 36 35 34 33 32 31 30 29 28 27 26 25 24 23 22 21 A8 A14 A15 AD0 AD7 A16/S3 A19/S6 可屏蔽中断请求:INTR , 输入,高电平触发。Pin -18 中断允许标志可屏蔽中断请 求。 总线周期的最后一个时钟周 期检测INTR 。 可以通过8259扩充中断源。 CLK NMI INTR