第八章可编程逻辑器件 地址译码器 存储体 图中,A~An1.为地址输入线;W~W2n1为地址译码输出 线,又称为字线;D~Dn1为数据输出线,又称为位线。通常, 将一个n位地址输入和m位数据输出的PROM的存储容量表示 为2×m(位),意味着存储体中有2×m个存储元,每个存储元 的状态代表一位二进制代码
第八章 可编程逻辑器件 图中,A0 ~An-1为地址输入线;W0 ~W2n-1为地址译码输出 线,又称为字线;D0 ~Dm-1为数据输出线,又称为位线。通常, 将一个n位地址输入和m位数据输出的PROM的存储容量表示 为2 n×m(位),意味着存储体中有2 n×m个存储元,每个存储元 的状态代表一位二进制代码。 地址译码器 存储体 W0 W1 W2 n -1 A0 An-1 D0 D1 Dm-1
第八章可编程逻辑器件 存储体的结构示意图如下: 2-1 0.0 0 2n-1,0 0 0,1 l,1 ■■ 2n 1 存储元 0.m-1 l。m-1 2n-1.m-1 D
第八章 可编程逻辑器件 存储体的结构示意图如下: 0, 0 1, 0 0, 1 1, 1 W0 W1 2 n -1, 0 2 n -1, 1 W2 n -1 D0 D1 0, m-1 1, m-1 2 n -1, m-1 Dm-1 存储元
第八章可编程逻辑器件 从逻辑器件的角度理解,PROM是由一个固定连接的与门阵 列和一个可编程连接的或门阵列所构成的组合逻辑电路。例如, 个8×3(8与门×3或门)PROM的逻辑结构图如下 A B &&&&&|&&|&
第八章 可编程逻辑器件 从逻辑器件的角度理解,PROM是由一个固定连接的与门阵 列和一个可编程连接的或门阵列所构成的组合逻辑电路。例如, 一个8×3(8与门×3或门)PROM的逻辑结构图如下。 & & & & & & & & m0 m1 m2 m3 m4 m5 m6 m7 ≥1 ≥1 ≥1 D2 D1 D0 1 1 1 A B C
第八章可编程逻辑器件 为了PROM设计的方便,通常将逻辑结构图简化为阵列逻 辑图,简称阵列图。画阵列图时,将PROM中的每个与门和或 门都简化成一根线。上图的阵列逻辑图如下图所示。 A 图中虚线上面6 与 阵根水平线分别表示输 B 列线A、A、B、B、 C、C。与门阵列的8 mol m m2l m3 m4 ms m m 根垂直线代表8个与门, 或门阵列中标有D, 或阵列 米 DD1、Db的3根水平线 表示3个或门
第八章 可编程逻辑器件 为了PROM设计的方便,通常将逻辑结构图简化为阵列逻 辑图,简称阵列图。画阵列图时,将PROM中的每个与门和或 门都简化成一根线。上图的阵列逻辑图如下图所示。 图中虚线上面6 根水平线分别表示输 入线A、 、B、 、 C 、 。与门阵列的8 根垂直线代表8个与门, 或门阵列中标有D2、 D1、D0的3根水平线 表示3个或门。 A B C “ 或 ” 阵 列 D2 D1 D0 “ 与 ” 阵 列 m0 m1 m2 m3 m4 m5 m6 m7
第八章可编程逻辑器件 2.PROM的类型 根据存储元电路构造的不同,PROM有3种常用的类型 (1)一次编程的 ROMOPROM) 所有存储元均被加工成同一状态“0℃(或“1),用户可 通过编程将某些存储元的状态改变成另一状态“1(或“0°) 这种编程只能进行一次,一旦编程完毕,其内容便不能再 改变 PROM与固定ROM相比,增加了灵活性。但因其可靠性较 差,加之只能一次性编程,故目前很少使用
第八章 可编程逻辑器件 2.PROM的类型 根据存储元电路构造的不同,PROM有3种常用的类型。 (1) 一次编程的ROM(PROM) 所有存储元均被加工成同一状态“0”(或“1”),用户可 通过编程将某些存储元的状态改变成另一状态“1”(或“0”)。 这种编程只能进行一次,一旦编程完毕,其内容便不能再 改变。 PROM与固定ROM相比,增加了灵活性。但因其可靠性较 差,加之只能一次性编程,故目前很少使用