12280c51单片微机的引脚及其功能 80C51有40引脚双列直插(DIP)、44引脚(PLCC) 和44引脚(PQFP/QFP)封装形式。8051/80C52的封 装及逻辑图如图2-2所示。 在某些场合,不需通过并行总线扩展芯片,这时常 采用20引脚双列直插(DIP)甚至仅14引脚的单片微机, 如 ATMEL公司的1051/2051/4051单片微机等,或 PHILIPS 公司的P87LPC764单片微机。它们的封装及引脚见图2-3
80C51有40引脚双列直插(DIP)、44引脚(PLCC) 和44引脚(PQFP/TQFP)封装形式。80C51/80C52的封 装及逻辑图如图2-2所示。 在某些场合,不需通过并行总线扩展芯片,这时常 采用20引脚双列直插(DIP)甚至仅14引脚的单片微机, 如ATMEL公司的1051/2051/4051单片微机等,或PHILIPS 公司的P87LPC764单片微机。它们的封装及引脚见图2–3。 2.2 80C51单片微机的引脚及其功能
按引脚的功能可分为三部分 1.电源和晶振: Vcc运行和程序校验时接电源正端。 Vss接地 XTAL1输入到单片微机内部振荡器的反相放 大器。当采用外部振荡器时,对HMOs单片微机,此引脚 应接地;对 CHMOS单片微机,此引脚作驱动端。 XTAL2反相放大器的输出,输入到内部时钟 发生器。当采用外部振荡器时,XTAL2接收振荡器信号, 对 CHMOS,此引脚应悬浮
按引脚的功能可分为三部分: 1. 电源和晶振: ·Vcc——运行和程序校验时接电源正端。 ·Vss——接地。 ·XTAL1——输入到单片微机内部振荡器的反相放 大器。当采用外部振荡器时,对HMOS单片微机, 此引脚 应接地;对CHMOS单片微机,此引脚作驱动端。 ·XTAL2——反相放大器的输出,输入到内部时钟 发生器。当采用外部振荡器时,XTAL2接收振荡器信号, 对CHMOS,此引脚应悬浮
2.IO: P08位、漏极开路的双向ⅣO口。 当使用片外存储器(ROM及RAM)时,作低八 位地址和数据总线分时复用 P0口(作为总线时)能驱动8个 LSTTL负载 P18位、准双向JO口。 在编程校验期间,用做输入低位字节地址。 P1口可以驱动4个 LSTTL负载 对于80C52,P1.0T2,是定时器2的计数输入端; P11T2EX,是定时器2的外部输入端。 读两个特殊引脚的输出锁存器时应由程序置1
2. I/O: ·P0——8位、漏极开路的双向I/O口。 当使用片外存储器(ROM及RAM)时,作低八 位地址和数据总线分时复用。 P0口(作为总线时)能驱动8个 LSTTL负载。 ·P1——8位、准双向I/O 口。 在编程/校验期间,用做输入低位字节地址。 P1口可以驱动4个 LSTTL负载。 对于80C52,P1.0——T2,是定时器2的计数输入端; P1.1——T2EX,是定时器2的外部输入端。 读两个特殊引脚的输出锁存器时应由程序置1
P28位、准双向O口。 当使用片外存储器(ROM及RAM)时,输出高8位地 址 在编程校验期间,接收高位字节地址。 P2口可以驱动4个 LSTTL负载 P38位、准双向ⅣO口,具有内部上拉电路。 P3提供各种替代功能。在提供这些功能时,其输出锁存 器应由程序置1。P3口可以输入输出4个 LSTTL负载 串行口: P3.0RXD串行输入口。 P3.1TXD串行输出口
·P2——8位、准双向I/O口。 当使用片外存储器(ROM及RAM)时,输出高8位地 址。 在编程/校验期间,接收高位字节地址。 P2口可以驱动4个LSTTL负载。 ·P3——8位、准双向I/O口,具有内部上拉电路。 P3提供各种替代功能。在提供这些功能时,其输出锁存 器应由程序置1。P3口可以输入/输出4个LSTTL负载。 ·串行口: P3.0——RXD 串行输入口。 P3.1——TXD 串行输出口
中断: P3.2 外部中断0输入。 P3.3外部中断1输入。 定时器/计数器: P3.4定时器计数器T0的外部输入。 P3.5定时器计数器T1的外部输入。 数据存储器选通: P3.6WR低电平有效,输出,片外存储器写选通。 P3.7RD低电平有效,输出,片外存储器读选通
·中断: P3.2—— 外部中断0输入。 P3.3—— 外部中断1输入。 · 定时器/计数器: P3.4——定时器/计数器T0 的外部输入。 P3.5——定时器/计数器T1的外部输入。 ·数据存储器选通: P3.6——WR 低电平有效,输出,片外存储器写选通。 P3.7—— RD 低电平有效,输出,片外存储器读选通