图12-11 Q, Q Qs Q4 Q3 Q2Q Qo 2 0 74LS161(Ⅱ)F 74LSl61(I) (高位) (低位) CR D3 DD, Do DD, D ×× 图12-1174LS161组成八位二进制计数器
图12-11
(1)异步清零与同步并行置数 当CR=0时,不管其他输入端状态如何,输出端 Q2Q2Q1Q0为0000,表中的“×”表示可任意取值。 ■LD称为预置数控制输入端,CR=1时,当LD=0条 件下,在CP的上升沿作用下,预置好的数据 dadd-do被并行送到输出端,此时 Q,Q2Q,Q=dodd
(1)异步清零与同步并行置数 ◼ 当CR=0时,不管其他输入端状态如何,输出端 Q3 Q2 Q1 Q0为0000,表中的“×”表示可任意取值。 ◼ LD称为预置数控制输入端,CR=1时,当LD=0条 件下,在CP的上升沿作用下,预置好的数据 d3 d2 d1 d0 被 并 行 送 到 输 出 端 , 此 时 Q3 Q2 Q1 Q0 =d3 d2 d1 d0
(2)保持 D称为预置数控制输入端,CR=1时,当 LD=0条件下,在CP的上升沿作用下,预置好 的数据d3d2d1d被并行送到输出端,此时 Q3Q2Q1Q0=dd2d1d。在CR=1、LD=1时,只要 rTp=0,计数器不工作,输出保持原状态不 变
(2)保持 LD称为预置数控制输入端,CR=1时,当 LD=0条件下,在CP的上升沿作用下,预置好 的数据d3 d2 d1 d0被并行送到输出端,此时 Q3 Q2 Q1 Q0 =d3 d2 d1 d0。在CR=1、LD=1 时,只要 TT·TP =0,计数器不工作,输出保持原状态不 变