2.DMA传送控制信号 A0~A7:地址线。输出低8位存储器地址。 DB0~DB7:数据线。输出高8位存储器地址; 存贮器与存贮器的传送期间,用于数据传送。 ADSTB:地址选通。DMA传送开始时,输出高 有效,把在DB0~DB7上输出的高8位地址锁存 在外部锁存器中。 AEN:地址允许。输出高有效,将锁存的高8位 地址送入系统总线,与芯片此时输出的低8位地 址组成16位存储器地址 6
6 2. DMA传送控制信号 ◼ A0~A7:地址线。输出低8位存储器地址。 ◼ DB0~DB7:数据线。输出高8位存储器地址; 存贮器与存贮器的传送期间,用于数据传送。 ◼ ADSTB:地址选通。DMA传送开始时,输出高 有效,把在DB0~DB7上输出的高8位地址锁存 在外部锁存器中。 ◼ AEN:地址允许。输出高有效,将锁存的高8位 地址送入系统总线,与芯片此时输出的低8位地 址组成16位存储器地址
2.DMA传送控制信号(续) MEMR*:存储器读。有效将数据从存储器读出 MEMW*:存储器写。有效将数据写入存储器 IOR*:I/O读。有效将数据从外设读出 IoW*:I/0。有效将数据写入外设 READY:准备好。DMA传送的S3下降沿检测 到为低时,插入等待状态SW,直到 READY为 高才进入第4个时钟周期S4 EoP*:过程结束。DMA传送过程结束,输出 个低有效脉冲。外部输入低脉冲信号,则终 结DMA传送
7 2. DMA传送控制信号(续) ◼ MEMR*:存储器读。有效将数据从存储器读出 ◼ MEMW*:存储器写。有效将数据写入存储器 ◼ IOR*:I/O读。有效将数据从外设读出 ◼ IOW*:I/O。有效将数据写入外设 ◼ READY:准备好。DMA传送的S3下降沿检测 到为低时,插入等待状态Sw,直到READY为 高才进入第4个时钟周期S4。 ◼ EOP*:过程结束。DMA传送过程结束,输出 一个低有效脉冲。外部输入低脉冲信号,则终 结DMA传送
3.处理器接口信号 ■DB0~DB7:数据线。用于8237A与微处理 器进行数据交换 Ao~A3:地址线。用以选择芯片内部寄存器。 ■CS*:片选。低有效时,微处理器与8237A通 过数据线通信,主要完成对8237A的编程。 ■IOR*:I/0读。读取8237A内部寄存器。 IoW*:I/o写。写入8237A内部寄存器。 ■CLK:时钟。控制芯片内部操作和数据传输。 ■ RESET:复位。使8237A处于初始状态
8 3. 处理器接口信号 ◼ DB0~DB7:数据线。用于8237A与微处理 器进行数据交换。 ◼ A0~A3:地址线。用以选择芯片内部寄存器。 ◼ CS*:片选。低有效时,微处理器与8237A通 过数据线通信,主要完成对8237A的编程。 ◼ IOR*:I/O读。读取8237A内部寄存器。 ◼ IOW*:I/O写。写入8237A内部寄存器。 ◼ CLK:时钟。控制芯片内部操作和数据传输。 ◼ RESET:复位。使8237A处于初始状态
8237A的两种工作状态 8237A具有两种工作状态 ■空闲周期: 作为接口电路,受cPU控制的工作状态 有效周期: 作为DMAC控制DMA传送的工作状态
9 8237A的两种工作状态 ◼ 8237A具有两种工作状态 ◼ 空闲周期: 作为接口电路,受CPU控制的工作状态 ◼ 有效周期: 作为DMAC控制DMA传送的工作状态 于是,引脚分成两种作用
8237A引脚的两种作用 与CPU连接 与外设连接 (空闲周期)的引脚 (有效周期)的引脚 CT、 RESET AEN、 ADSTB、 READY、EoP★ A0~A3、CS*、DB0~DB7A0~A7、DB0~DB7 工oR★、工oW★ 工OR★、工OW*、MMR★、MM★ HRQ、HLDA DREQODREQ3, DACKODACK3 10
10 8237A引脚的两种作用 与CPU连接 (空闲周期)的引脚 与外设连接 (有效周期)的引脚 CLK、RESET A0~A3、CS*、DB0~DB7 IOR*、IOW* HRQ、HLDA AEN、ADSTB、READY、EOP* A0~A7、DB0~DB7 IOR*、IOW*、MEMR*、MEMW* DREQ0~DREQ3、DACK0~DACK3