6.半导体存储器芯片的译码驱动方式有 几种? 解:半导体存储器芯片的译码驱动 方式有两种:线选法和重合法 第三章存储系统 线选法:地址译码信号只选中同一 个字的所有位,结构简单,费器材; 重合法:地址分行、列两部分译 码,行、列译码线的交叉点即为所选单 元。这种方法通过行、列译码信号的重 合来选址,也称矩阵译码。可大大节省 器材用量,是最常用的译码驱动方式
6. 半导体存储器芯片的 半导体存储器芯片的译码驱动方式 有 几种? 解:半导体存储器芯片的译码驱动 解:半导体存储器芯片的译码驱动 方式有两种 :线选法 和重合法 。 线选法:地址译码信号只 地址译码信号只选中同一 个字的所有位,结构简单,费器材; ,结构简单,费器材; 重合法:地址分行 、列两部分译 码,行、列译码线的 ,行、列译码线的交叉点即为所选单 元。这种方法通过行、列译码信号的 元。这种方法通过行、列译码信号的 重 合来选址,也称矩阵译码。可大大节省 器材用量,是最常用的译码驱动方式。 的译码驱动方式
7.画出用1024×4位的存储芯片组成一个 容量为64K×8位的存储器逻辑框图。要 求将64K分成4个页面,每个页面分16 第三章存储系统 组,指出共需多少片存储芯片。 解:设采用SRAM芯片, 总片数=64K×8位/1024×4位 =64×2=128片 题意分析:本题设计的存储器结构 上分为总体、页面、组三级,因此画图 时也应分三级画。首先应确定各级的容 量: 页面容量=总容量/页面数 64K×8位/4 16K×8位;
7. 画出用1024×4位的存储芯片组成一个 的存储芯片组成一个 容量为64K×8位的存储器逻辑框图。要 的存储器逻辑框图。要 求将64K分成4个页面,每个页面分16 组,指出共需多少片存储芯片。 ,指出共需多少片存储芯片。 解:设采用SRAM芯片, 总片数 = 64K×8位 / 1024×4位 = 64×2 = 128片 题意分析:本题设计的存储器结构 :本题设计的存储器结构 上分为总体、页面、组三级,因此画图 时也应分三级画。首先应确定各级的容 时也应分三级画。首先应确定各级的容 量: 页面容量 = 总容量 / 页面数 = 64K×8位 / 4 = 16K×8位;
组容量=页面容量/组数 =16K×8位/16=1K×8位; 组内片数=组容量/片容量 =1K×8位/1K×4位=2片; 第三章存储系统 地址分配:[页面号组号「组内地址 2 10 组逻辑图如下:(位扩展) 1KX8 WE 1KX4 IKX4 CSi SRAM SRAM D,DDSD4 D,DD,D 100
组容量 = 页面容量 / 组数 = 16K×8位 / 16 = 1K×8位; 组内片数 = 组容量 / 片容量 = 1K×8位 / 1K×4位 = 2片; 地址分配: 1KX4 SRAM 1KX4 SRAM A9~0 -WE -CSi D7D6D5D4 4 D3D2D1D0 页面号 组号 组内地址 2 4 10 2 4 10 组逻辑图如下:(位扩展) 1KX8