G总线的基本概念 地些总繼 地址总线上传送地址信号,总线主控用地址信号 指定其需要访问的部件(如外设、存储器单元)。 总线主控发出地址信号后,总线上的所有部件均 感受到该地址信号,但只有经过译码电路选中的 部件才接收主控的控制信号,并与之通信。 地址总线是单向的,即地址信号只能由总线主控 至从控。地址总线也是三态的,非主控部件不能 驱动地址总线
总线的基本概念 地址总线 地址总线上传送地址信号,总线主控用地址信号 指定其需要访问的部件(如外设、存储器单元)。 总线主控发出地址信号后,总线上的所有部件均 感受到该地址信号,但只有经过译码电路选中的 部件才接收主控的控制信号,并与之通信。 地址总线是单向的,即地址信号只能由总线主控 至从控。地址总线也是三态的,非主控部件不能 驱动地址总线
G总线的基本概念 数据总能 数据总线上传送数据信息,数据总线是双向的, 数据信息可由主控至从控(写),也可由从控至 主控(读)。 数据总线是三态的,未被地址信号选中的部件, 不驱动数据总线(其数据引脚为高阻) 数据总线的根数称为总线的宽度。16位总线,指 其数据总线为16根
总线的基本概念 数据总线 数据总线上传送数据信息,数据总线是双向的, 数据信息可由主控至从控(写),也可由从控至 主控(读)。 数据总线是三态的,未被地址信号选中的部件, 不驱动数据总线(其数据引脚为高阻)。 数据总线的根数称为总线的宽度。16位总线,指 其数据总线为16根
G总线的层次结构 计算机的总线系统由处于计算机系统不同层次上的若 干总线组成:CPU总线、系统总线、局部总线、外部 总线。 CPU总线 CPU、RAM、ROM、控制芯片组等芯片之间的 信号连接关系称为CPU总线,包括控制总线、地 址总线和数据总线 CPU总线实现了CPU与主存储器、 Cache、控制 芯片组、以及多个CPU之间的连接,并提供了与 系统总线的接口
总线的层次结构 计算机的总线系统由处于计算机系统不同层次上的若 干总线组成:CPU总线、系统总线、局部总线、外部 总线。 CPU总线 CPU、RAM、ROM、控制芯片组等芯片之间的 信号连接关系称为CPU总线,包括控制总线、地 址总线和数据总线 CPU总线实现了CPU与主存储器、Cache、控制 芯片组、以及多个CPU之间的连接,并提供了与 系统总线的接口
G总线的层次结构 CPU总能 CPU总线针对具体处理器设计,因此没有统一的 规范。 Proceesor Host Bus FCIEuE (3 Or 5w, 3033 MHz Main Second Level Hoet-to-PCI Bridge [DRAM) GPLC 3o+] 53Y, 5 Toletan
总线的层次结构 CPU总线 CPU总线针对具体处理器设计,因此没有统一的 规范
G总线的层次结构 系统总能 系统总线为主机系统与外围设备之间的通信通道。 在主板上,系统总线表现为与扩展插槽相连接的 组逻辑电路和导线,所以系统总线也叫ⅣO通道 总线 系统总线必须有统一的标准,以便按标准设计各 类适配卡 ISA、EISA、MCA、ⅤESA、PCI、AGP
系统总线 系统总线为主机系统与外围设备之间的通信通道。 在主板上,系统总线表现为与扩展插槽相连接的 一组逻辑电路和导线,所以系统总线也叫I/O通道 总线 系统总线必须有统一的标准,以便按标准设计各 类适配卡 ISA、EISA、MCA、VESA、 PCI、AGP 总线的层次结构